您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于SOPC的视频采集系统设计

  2. 给出了采用Xilinx~2"司的Spartan一3FPGA并以Micr0Blaze软处理器为核心.同时应用 功能IP核 (intellectualpropertycores)构建视频采集系统的设计方法。该系统能对实时模拟视频 信号进行采集并~MPEG--4格式进行压缩,然后将压缩码流通过USB接1:7或以太网接1:7输出。 关键字:SOPC;IP;XC3S200I,视频采集;MicroBlaze软处理器
  3. 所属分类:硬件开发

    • 发布日期:2009-05-22
    • 文件大小:200704
    • 提供者:wstcdqf
  1. 《挑战SOC-基于NIOS的SOPC设计于实践》.PDF

  2. SOC 的设计以IP 核为基础,以分层次的硬件描述语言为系统功能和结构的主要描述手段,借助于以计算机为平台的EDA 工具进行。 SOPC (System on a programmable chip):可编程芯片系统)是Altera 公司提出来的一种灵活、高效的SOC 解决方案。它将处理器、存储器、I/O 口、LVDS、CDR 等系统设计需要的部件,集成到一个PLD 器件上,构建成一个可编程的片上系统。它是可编程系统,具有灵活的设计方式,可裁减、可扩充、可升级,并具备软硬件在系统可编程的功能。
  3. 所属分类:iOS

    • 发布日期:2010-05-31
    • 文件大小:3145728
    • 提供者:Hacker3269
  1. 基于SOPC的IP核实验

  2. 基于SOPC的IP核实验 对于SOPC IP核,在这就不用我多说啦! 相信大家都知的啦!
  3. 所属分类:专业指导

    • 发布日期:2010-05-31
    • 文件大小:3145728
    • 提供者:Hacker3269
  1. 基于SOPC的VGA IP核设计

  2. :随着高速图像处理技术的发展,VGA控制器知识产权(Intellectual Property,IP)核已成为片上系统(System. on—Chip,SoC)芯片中的一个重要部件.文章介绍了一种使用Verilog HDL硬件语言并利用片上可编程系统(System. On—a·Programmable·Chip,SOPC)技术实现了VGA控制器IP核设计,并对该设计方案进行了测试和验证. 关键词:现场可编程门阵列;SOPC;VGA控制器IP核;Verilog HDL
  3. 所属分类:嵌入式

    • 发布日期:2010-07-16
    • 文件大小:187392
    • 提供者:lzy147852
  1. 基于8051软核的SOPC系统设计与实现

  2. 绍了基于IP的可重用的SOC设计方法;选用MC8051 IP 核为核心控制器,自主开发了UART IP核、I2C IP核、USB IP核,采用Wishbone 片上总线架构,集成了一个MCU系统;同时设计了针对此MCU系统的微机调试软件和硬件调试器,并实现了MCU系统的FPGA验证和整个系统的功能验证。设计中采用了开发8051行为模型的方式,缩短了系统仿真的时间;而USB IP核设计则采用双缓冲区结构,方便了系统集成,提高了传输速度。
  3. 所属分类:嵌入式

    • 发布日期:2011-03-03
    • 文件大小:125952
    • 提供者:cy935397994
  1. 基于SoPC的嵌入式数字频率计设计与实现

  2. 设计基于SoPC技术的嵌入式数字频率计实现方案。该方案以Altera公司的EP1C6芯片作为设计载体, 将IP软核、NiosⅡCPU等功能模块嵌入其中, 采用硬件语言描述、参数选择配置、功能裁剪定制等多种设计方式和软硬件协同开发手段, 在单片FPGA上构建了整个测频系统硬件, 具有精度高、功耗小、成本低、体小便携、工作可靠、开发效率高等特点, 是嵌入式应用系统设计的一次有益尝试。文中详细阐述了利用集成开发平台 QuartusⅡ进行系统硬件设计和软件调试的思路与过程。
  3. 所属分类:其它

    • 发布日期:2011-06-25
    • 文件大小:1048576
    • 提供者:wxy08223202
  1. 基于SOPC的无线监控系统的研究与设计

  2. 本文首先分析了课题的研究背景和意义,以及所涉及到的技术领域及其发展现状;其次对本设计中所用到的关键技术的原理方法做了研究,其中包括IP核的复用技术、JPEG的编码原理和步骤以及GPRS无线传输技术。 在此基础上,本文提出了自己的总体设计方案并对所选方案进行了比较论证,本设计是实现一个基于SOPC的无线远程监控系统。监控终端将现场采集来的图像数据经过压缩后由无线模块传输到监控中心,实现远程监控。设计在Create-SOPC1000X平台的FPGA中硬件实现图像压缩,利用XILINX开发工具ISE
  3. 所属分类:硬件开发

    • 发布日期:2009-02-16
    • 文件大小:247808
    • 提供者:phugonyin
  1. 基于FSL总线的UART外设IP核设计

  2. 绍基于MicroBlaze的SOPC系统中FSL总线的结构特点,并对FSL总线和OPB总线加以比较;给出了基于FSL总线的UART外设IP核的硬件设计和驱动设计,并通过实验加以验证。实验证明,设计的UART外设IP核可以集成到SOPC系统中正常工作。
  3. 所属分类:其它

    • 发布日期:2020-07-23
    • 文件大小:89088
    • 提供者:weixin_38512659
  1. 基于SJA1000 IP核的CAN总线通信系统

  2. 分析了CAN总线控制器的工作原理,以SJA1000为模型,提出基于SOPC技术的CAN总线控制器的设计方案,并完成SJA1000 IP核的设计;完成了在Altcra的Cyclone III型FPGA芯片上集成微处理器核、SJA1000 IP核、数据RAM、程序ROM为一体的完整CAN总线通信系统的设计。实验结果验证了SJA1000 IP核设计方案的合理性。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:309248
    • 提供者:weixin_38738189
  1. SOPC中NiosII的LCD显示驱动IP设计

  2. 本文采用有限状态机设计了CBGl28064液晶模块驱动硬件逻辑,并将显示驱动IP核进行封装构成了一个模块化的独立元件,使其能够在其他的工程中复用;在此基础上,基于NiosII嵌入式处理器构建了一个用户定制的片上系统。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:236544
    • 提供者:weixin_38651507
  1. SOPC在视频编解码IP核中的应用

  2. System-on-a-Programmable-Chip,即可编程片上系统。 用可编程逻辑技术把整个系统放到一块硅片上,称作SOPC.可编程片上系统(SOPC)是一种特殊的嵌入式系统:首先它是片上系统(SOC),即由单个芯片完成整个系统的主要逻辑功能;其次,它是可编程系统,具有灵活的设计方式,可裁减、可扩充、可升级,并具备软硬件在系统可编程的功能。SOPC它是用可编程逻辑技术把整个系统放到一块硅片上,来用于嵌入式系统的研究和电子信息处理。 SOPC是一种特殊的嵌入式系统,它是片上系统(SOC)
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:276480
    • 提供者:weixin_38682279
  1. SoPC在参数化TFT-LCD控制器IP核设计的应用

  2. System-on-a-Programmable-Chip,即可编程片上系统。 用可编程逻辑技术把整个系统放到一块硅片上,称作SOPC.可编程片上系统(SOPC)是一种特殊的嵌入式系统:首先它是片上系统(SOC),即由单个芯片完成整个系统的主要逻辑功能;其次,它是可编程系统,具有灵活的设计方式,可裁减、可扩充、可升级,并具备软硬件在系统可编程的功能。SOPC设计技术涵盖了嵌入式系统设计技术的全部内容,除了以处理器和实时多任务操作系统(RTOS)为中心的软件设计技术、以PCB和信号完整性分析为基础
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:247808
    • 提供者:weixin_38675506
  1. 基于SOPC的温湿度自动控制系统

  2. SOPC(System On a Programmable Chip)称为可编程片上系统,它是基于用可编程逻辑器件(FPGA或CPLD)的可重构的片上系统(SOC)。可编程片上系统(SOPC)是AL-TERA公司提出的一种灵活、高效的SOC解决方案。它将处理器、存储器、I/O口等系统设计需要的功能模块集成到一个可编程器件上,构成一个可编程的片上系统。SOPC结合了SOC和CPLD、FPGA各自的优点,具备有以下基本特征:至少包含一个嵌入式处理器内核;具有小容量片内高速RAM资源;丰富的IP核资源
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:373760
    • 提供者:weixin_38516658
  1. 显示/光电技术中的基于NioslI的LCD显示驱动IP设计

  2. 引言   NioslI嵌入式处理器是A1tera公司提出的SOPC解决方案,是一种用户可随意配置和构建的32位嵌入式处理器,结合丰富的外设可快速、灵活地构建功能强大的SOPC系统。Altera公司提供了一些通用的IP核,使得用户可轻松集成属于自己的专用功能;但对于一些特定的外设,没有现成可用的IP核,如液晶模块CBGl28064等。   用户可通过自定义逻辑的方法在SOPC设计中添加自定义IP核。在实际应用中,LCD液晶显示器凭借功耗低、体积小、轻薄及控制驱动简单等特点,在智能仪器、仪表和低
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:201728
    • 提供者:weixin_38603219
  1. 基于SOPC的多功能车辆息线控制器设计

  2. 简要介绍传统的MVB通信控制器芯片MVBC的结构及功能;通过深入研究MVB底层通信协议,设计出符合IEC-61375标准用于网络连接的MVB总线访问IP(Intellectual Property)核;基于SOPC的设计思想。利用SOPC Builder在一片FPGA上集成了32位NiosII软核处理器和MVB总线访问IP核,以及一些必需的外围组件,并给出MVB控制器的设计实现方案。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:1048576
    • 提供者:weixin_38650516
  1. EDA/PLD中的SOPC中NiosII的LCD显示驱动IP设计

  2. 摘要:针对SOPC Builder系统没有提供128064液晶模块驱动的问题,以CBGl28064液晶模块为例,采用有限状态机,用Verilog HDL语言设计了显示驱动IP核,并构建了基于NiosII嵌入式处理器的片上系统。通过把显示驱动IP核下载到Cyclone系列FPGA上,验证了该设计的可行性。      引言   NioslI嵌入式处理器是A1tera公司提出的SOPC解决方案,是一种用户可随意配置和构建的32位嵌入式处理器,结合丰富的外设可快速、灵活地构建功能强大的SOPC系统。
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:189440
    • 提供者:weixin_38688371
  1. 工业电子中的基于SOPC的温湿度自动控制系统

  2. 引言   SOPC(System On a Programmable Chip)称为可编程片上系统,它是基于用可编程逻辑器件(FPGA或CPLD)的可重构的片上系统(SOC)。可编程片上系统(SOPC)是AL-TERA公司提出的一种灵活、高效的SOC解决方案。它将处理器、存储器、I/O口等系统设计需要的功能模块集成到一个可编程器件上,构成一个可编程的片上系统。SOPC结合了SOC和CPLD、FPGA各自的优点,具备有以下基本特征:至少包含一个嵌入式处理器内核;具有小容量片内高速RAM资源;丰富
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:198656
    • 提供者:weixin_38657290
  1. 嵌入式系统/ARM技术中的基于8051软核的SOPC系统设计与实现

  2. 摘要:介绍了基于IP的可重用的SOC设计方法;选用MC8051 IP核为核心控制器,自主开发了UART IP核、I2C IP核、USB IP核,采用Wishbone片上总线架构,集成了一个MCU系统;同时设计了针对此MCU系统的微机调试软件和硬件调试器,并实现了MCU系统的FPGA验证和整个系统的功能验证。设计中采用了开发8051行为模型的方式,缩短了系统仿真的时间;而USB IP核设计则采肜双缓冲区结果,方便了系统做成,提高了传输速度。 关键词:SOPC IP核 WISHBONE 片上总
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:122880
    • 提供者:weixin_38671628
  1. 基于SOPC技术的事故现场处理平台设计与实现

  2. 摘    要:本文介绍了利用SOPC设计方法,以Altera公司的Nios软核处理器为核心完成的事故现场处理平台的设计。就其中最重要的两部分——SCCB总线控制模块和SRAM读写控制模块的具体实现做了详细介绍,并给出了SRAM写控制器的实际仿真结果。最后,总结了SOPC的设计方法。关键词:SOPC;事故现场处理平台;IP核;SCCB总线引言当前移动警务的广泛应用,使得交警在事故现场就能够对肇事司机和车辆进行现场处理。但是,大部分的应用只是停留在车牌号码等非常简单的文本数据的传输上,如果能够将移动
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:102400
    • 提供者:weixin_38730129
  1. 基于FPGA的AES算法硬件实现优化及IP核应用

  2. 根据AES算法的特点,从3方面对算法硬件实现进行改进:列混合部分使用查找表代替矩阵变换,降低算法实现的运算复杂度,采用流水线结构优化关键路径-密钥拓展,提升加密速度,利用FPGA定制RAM(BRAM)预存查找表进一步提升加密速度。优化后的AES算法在Virtex-6 xc6vlx240T(速度等级 -3) FPGA上实现,结果发现,AES算法共占用1 139个Slice,最大频率达到443.99 MHz,通量达到56.83 Gbit/s,效率达到49.89 (Mbit/s)/Slice;然后,对
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:945152
    • 提供者:weixin_38691970
« 12 »