您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Altera NIOSⅡ简明教程

  2. Nios II 是一个用户可配置的通用RISC的嵌入式处理器,Altera推出的Nios II系列嵌入式处理器扩展了目前世界上最流行的软核嵌入式处理器的性能,把 Nios II嵌入到Altera的所有FPGA中,例如StratixII、Stratix、 CycloneII,Cyclone、APEX,ACEX和HardCopy系列器件中,用户可以获得超过200 DMIPS的性能,用户可以从三种处理器以及超过60个的IP核中选择所需要的, Nios II系统为用户提供了最基本的多功能性,设计师可以
  3. 所属分类:iOS

    • 发布日期:2009-09-01
    • 文件大小:2097152
    • 提供者:shatter_sky
  1. Nios II 经典教程 【Word版】

  2. Nios II 是一个用户可配置的通用RISC的嵌入式处理器,Altera推出的Nios II系列嵌入式处理器扩展了目前世界上最流行的软核嵌入式处理器的性能,把Nios II嵌入到Altera的所有FPGA中,例如StratixII、Stratix、CycloneII,Cyclone、APEX,ACEX和HardCopy系列器件中,用户可以获得超过200 DMIPS的性能,用户可以从三种处理器以及超过60个的IP核中选择所需要的,Nios II系统为用户提供了最基本的多功能性,设计师可以以此来
  3. 所属分类:iOS

    • 发布日期:2010-01-10
    • 文件大小:17825792
    • 提供者:tanhaijun2007
  1. StratixII protel99se库

  2. StratixII protel99se库
  3. 所属分类:专业指导

    • 发布日期:2010-11-14
    • 文件大小:76800
    • 提供者:hjbf6237
  1. Protel99库_ALTERA StratixII

  2. Protel99库_ALTERA StratixII
  3. 所属分类:Web开发

    • 发布日期:2011-01-19
    • 文件大小:79872
    • 提供者:luoyuanyan
  1. Signal TapII教程.pdf

  2. Altera 的SignalTap II 逻辑分析仪是Altera StratixII、Stratix、Stratix GX、Cyclone、Cyclone II、APEX II、APEX 20KE、APEX 20KC、APEX 20K、Excalibur、 Mercury 等系列FPGA 的在线、片内信号分析工具
  3. 所属分类:C/C++

    • 发布日期:2011-07-26
    • 文件大小:1048576
    • 提供者:huabaas
  1. 比较全的ALTERA芯片的原理图和封装库

  2. 比较全的ALTERA芯片的原理图和封装库: Altera Cyclone II; Altera Cyclone III; Altera Cyclone1; Altera EPC Configuration Device; Altera EPCS Configuration Device; Altera MAX II; Altera Stratix GX; Altera Stratix II GX; Altera Stratix1; StratixII
  3. 所属分类:硬件开发

    • 发布日期:2013-03-18
    • 文件大小:701440
    • 提供者:lvliaobajiao
  1. SignalTap_II的简易使用方法

  2. 调试FPGA 是一个比较艰巨的任务,设计越是复杂,则在验证设计上所花的时间和金 钱就越多。为了能让产品尽快地占领市场,我们必须尽可能地减少验证时间。此时,验证工 具的优势就体现出来了。Altera 的SignalTap II 逻辑分析仪是Altera StratixII、Stratix、Stratix GX、Cyclone、Cyclone II、APEX II、APEX 20KE、APEX 20KC、APEX 20K、Excalibur、 Mercury 等系列FPGA 的在线、片内信号分析工
  3. 所属分类:硬件开发

    • 发布日期:2015-08-27
    • 文件大小:1048576
    • 提供者:u010006108
  1. NIosII软处理器快速入门一.pdf

  2. Altera推出的Nios? II 系列嵌入式处理器扩展了目前世界上最流行的软核嵌入式处理器的性能, 把Nios II嵌入到Altera的所有FPGA中,例如StratixII、Stratix、CycloneII,Cyclone、APEX,ACEX和 HardCopy系列器件中,用户可以获得超过200 DMIPS的性能,用户可以从三种处理器以及超过60个的IP 核中选择所需要的,Nios II系统为用户提供了最基本的多功能性,设计师可以以此来创建一个最适合他 们需求的嵌入式系统。
  3. 所属分类:iOS

    • 发布日期:2008-12-26
    • 文件大小:132096
    • 提供者:victorot
  1. NIosII软处理器快速入门二.pdf

  2. Altera推出的Nios? II 系列嵌入式处理器扩展了目前世界上最流行的软核嵌入式处理器的性能, 把Nios II嵌入到Altera的所有FPGA中,例如StratixII、Stratix、CycloneII,Cyclone、APEX,ACEX和 HardCopy系列器件中,用户可以获得超过200 DMIPS的性能,用户可以从三种处理器以及超过60个的IP 核中选择所需要的,Nios II系统为用户提供了最基本的多功能性,设计师可以以此来创建一个最适合他 们需求的嵌入式系统。
  3. 所属分类:iOS

    • 发布日期:2008-12-26
    • 文件大小:365568
    • 提供者:lrx2712
  1. NIosII软处理器快速入门三.pdf

  2. Altera推出的Nios? II 系列嵌入式处理器扩展了目前世界上最流行的软核嵌入式处理器的性能, 把Nios II嵌入到Altera的所有FPGA中,例如StratixII、Stratix、CycloneII,Cyclone、APEX,ACEX和 HardCopy系列器件中,用户可以获得超过200 DMIPS的性能,用户可以从三种处理器以及超过60个的IP 核中选择所需要的,Nios II系统为用户提供了最基本的多功能性,设计师可以以此来创建一个最适合他 们需求的嵌入式系统。
  3. 所属分类:iOS

    • 发布日期:2008-12-26
    • 文件大小:202752
    • 提供者:lrx2712
  1. NIosII软处理器快速入门

  2. Altera推出的Nios? II系列嵌入式处理器扩展了目前世界上最流行的软核嵌入式处理器的性能, 把Nios II嵌入到Altera的所有FPGA中,例如StratixII、Stratix、CycloneII,Cyclone、APEX,ACEX和HardCopy系列器件中,用户可以获得超过200 DMIPS的性能,用户可以从三种处理器以及超过60个的IP核中选择所需要的,Nios II系统为用户提供了最基本的多功能性,设计师可以以此来创建一个最适合他们需求的嵌入式系统。
  3. 所属分类:硬件开发

    • 发布日期:2008-12-31
    • 文件大小:325632
    • 提供者:edwinwu
  1. 华清远见FPGACPLD入门视频教程入门到精通零基础视频.txt

  2. 简介: FPGA技术经过20多年的发展,现在已经被应用到各个领域,并且正在逐渐成为越来越多领先技术的系统级解决方案。为了帮助从事或者即将从事FPGA设计的工程师尽快的了解FPGA技术,掌握设计的方法和手段,华清远见针对FPGA的初学者设计了这个视频教程。通过对FPGA技术的阐述,分析典型器件的特点,教授FPGA设计的常用方法及开发的基本流程,并通过简明合理的实验,帮助学员掌握相关设计工具的使用方法及FPGA硬件平台的常用调试手段。 本课程将对FPGA的相关基础概念、工艺特点、FPGA基本结构及
  3. 所属分类:专业指导

    • 发布日期:2019-05-25
    • 文件大小:114
    • 提供者:drjiachen
  1. 基于SOPC的运动视觉处理系统设计

  2. 在数字视频采集与处理板级系统开发的基础上,本文提出了采用 SoPC实现运动视觉处理与控制系统的设计方案。本系统硬件采用 StratixII系列 FPGA,软件开发工具包括 QuartusII,NiosII5.1 IDE,DSP Builder,MegaCore IP Library5.1和 Matlab7.0等。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:107520
    • 提供者:weixin_38500664
  1. Stratix II FPGA系统电源设计

  2. Stratix Il FPGA的高级架构特性结合Nios II嵌入处理器具有无与伦比的处理能力,能满足网络、电信、DSP应用、大容量存储和其它高带宽系统的需求。因此,本文基于MAX1951在StratiXII电源供电中的稳定性以及功率控制等方面的良好表现,可以推广到现代绝大多数低功耗器件的电源设计中去。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:84992
    • 提供者:weixin_38621082
  1. 侦察接收机设计与实现

  2. 摘  要:为了解决电子侦察接收机中同时到达信号的接收问题,从传统的低通滤波器结构出发,给出了一种无盲区高效数字信道化接收模型。信道化之后进行瞬时幅度和相位差提取。通过系统仿真,验证了该信道化模型的正确性;通过搭建信道化接收机的硬件平台并对实际系统测试,验证了瞬时幅度及相位差测试的正确性。   本文介绍的无盲区高效信道化侦察接收机,高速ADC采用NS的模数转换器ADC08D1000,分辨率8 bit,采样速率1 GS/s;采用交叉采样其采样速率可达到2 GS/s;FPGA采用了ALTERA公司St
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:237568
    • 提供者:weixin_38700409
  1. EDA/PLD中的基于FPGA的LVDS接口应用

  2. 摘要 介绍了LVDS技术的原理,对LVDS接口在高速数据传输系统中的应用做了简要的分析,着重介绍了基于FPGA的LVDS_TX模块的应用,并通过其在DAC系统中的应用实验进一步说明了LVDS接口的优点。   介绍了基于FPGA的LVDS模块的应用,实现了将数据通过FPGA(Ahera StratixII EP2S90)的LVDS发送模块的传输,以640 Mbit·s-1数据率送至DAC电路。   1 LVDS技术简介   LVDS,即Low-Voltage Differential Sig
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:826368
    • 提供者:weixin_38751014
  1. 基于FPGA的成像声纳FFT波束形成器设计

  2. 针对成像声纳波束形成器的特点,设计了一种基于FPGA的FFT波束形成器。整个系统采用Altera公司的DSP Builder构建,FFT波束形成器采用基2-512点DIT-FFT算法,并使用流水线技术、乒乓操作。在Altera StratixII FPGA EP2S90F784I4硬件平台上测试,30 MHz系统时钟,在17.07 ?滋s内得到512点FFT运算结果,满足成像声纳系统波束形成器要求。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:222208
    • 提供者:weixin_38526751
  1. 基于FPGA的宽带多普勒测速声纳数字系统的设计与实现

  2. 针对多普勒测速声纳的高精度要求,采用宽带发射信号和相控阵波束形成技术,并利用FPGA在数据处理方面高速、并行、实时的特点,在以Altera StratixII EP2S60F484I4 FPGA为核心的系统上设计了宽带多普勒测速声纳数字系统,实现了采样控制及带通滤波、波束形成、相关运算等信号处理算法。测试结果显示,宽带信号能够更好地满足声纳系统高精度要求。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:221184
    • 提供者:weixin_38681719
  1. 嵌入式系统/ARM技术中的基于SOPC的运动视觉处理系统设计

  2. 摘要:在数字视频采集与处理板级系统开发的基础上,本文提出了采用 SoPC实现运动视觉处理与控制系统的设计方案。本系统硬件采用 StratixII系列 FPGA,软件开发工具包括 QuartusII,NiosII5.1 IDE,DSP Builder,MegaCore IP Library5.1和 Matlab7.0等。可广泛应用于安防监控、视觉导航、智能交通等众多领域。还预留了标准 I/O口用于日后的升级扩展。   0 引言   随着深亚微米工艺的发展, FPGA的容量和密度不断增加,以其强
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:154624
    • 提供者:weixin_38692666
  1. 嵌入式系统/ARM技术中的茂纶推出新款Altera StratixII系列ASIC Prototyping Board

  2. 高容量的FPGA目前在加工制程及测试都需花较多的时间来完成,如何快速有效的完成一个ASIC平台,提供ASIC 硬体软体设计人员在此平台无误的完成设计验证及侦错,提供解决问题的途径成为业界的重要议题。   茂纶公司推出新款ASIC Prototyping Board採用Altera Stratix II系列Fine-Line BGA 1508 Pin包装的FPGA,最大可提供将近18万个逻辑单元、9,383K RAM Bits、96个36X36硬体乘法器及12个 PLL,在10cmX12cm基
  3. 所属分类:其它

    • 发布日期:2020-12-03
    • 文件大小:54272
    • 提供者:weixin_38706045
« 12 »