您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. IIC,SPI,UART的区别

  2. 第一个区别当然是名字: SPI(Serial Peripheral Interface:串行外设接口); I2C(INTER IC BUS:意为IC之间总线) UART(Universal Asynchronous Receiver Transmitter:通用异步收发器) 第二,区别在电气信号线上: SPI总线由三条信号线组成:串行时钟(SCLK)、串行数据输出(SDO)、串行数据输入(SDI)。SPI总线可以实现 多个SPI设备互相连接。提供SPI串行时钟的SPI设备为SPI主机或 主设备
  3. 所属分类:C

    • 发布日期:2009-08-06
    • 文件大小:14336
    • 提供者:mutehold
  1. cp2103 usb uart

  2. USB转串口RS232,RS244; 是CP2102、2101的升级产品,CP2102集成度高,内置USB2.0全速功能控制器、USB收发器、晶体振荡器、EEPROM及异步串行数据总线(UART),支持调制解调器全功能信号,无需任何外部的USB器件。功能强大,采用MLP-28封装。
  3. 所属分类:其它

    • 发布日期:2009-12-06
    • 文件大小:241664
    • 提供者:xw2fbt
  1. 基于有限状态机实现全双工可编程UART

  2. 异步协议是广泛应用于数据链路层的串行通信协议,文中基于该协议用./01设计了全双工可编程2345(2678 9:;3<?6@A;*6*B<4:@:79:;5;=6<C7DD:;,通用异步收发器)。重点讨论了使用E)F(有限状态机)技术进行接收器和发送器 两大核心模块的设计实现,以及接收器能够正常工作的关键技术———倍频采样技术;此外本设计在采样的同时实现串并 转换,它比传统的方法能少一个周期的时钟消耗。设计的2345在GB=;DB<,,HI"中通过了全部功能仿真。
  3. 所属分类:嵌入式

    • 发布日期:2010-08-16
    • 文件大小:201728
    • 提供者:qq852043265
  1. uart 收发器 verilog 代码,实现自收发功能;

  2. sys clk = 25m, baud 9600 停止位1, 无校验位; 代码实现了串口自收发功能,及把从 PC 收到的内容都发送会 PC, 其他波特率,自行修改代码即可,在 alter 的FPGA 上调试通过;
  3. 所属分类:硬件开发

    • 发布日期:2010-10-10
    • 文件大小:2048
    • 提供者:littlexidong
  1. 通过 UART 读写 SDRAM verilog 源代码, 附时序约束文件

  2. 通过 UART 的接口发送命令来读写 SDRAM 命令格式如下: 00 02 0011 1111 2222 00: 写数据 02: 写个数 0011: 写地址 1111 2222: 写数据, 是 16 bit, 每写完一个数据,向串口发送 FF 回应; 输出: FF FF 01 03 0044 01: 读sdram 03: 读的个数 0044: 读的地址 输出: xxxx xxxx xxxx sdram 在 0044 0045 0046 处的数据; sdram 使用的是 K4S161622D.
  3. 所属分类:其它

    • 发布日期:2010-10-10
    • 文件大小:14336
    • 提供者:littlexidong
  1. USB to UART设计

  2. Microchip的usb to uart设计方案,通过datasheet ,sch ,pcb,bom等,设计资料齐全
  3. 所属分类:专业指导

    • 发布日期:2011-02-25
    • 文件大小:1014784
    • 提供者:dawnny000
  1. 开源一STM32项目,CAN,UART,Input检测 原创相对高效性能与代码重用平衡思路,可直接做工程模板

  2. 1、CAN收发队列 使用内存FIFO缓冲CAN帧,适合大数据量通信;并使用内部软中断处理CAN数据,相当于事件响应,综合应该比查询方式节省不少时间,也应该比OS调度省点时间。Can.C:底层处理,Communi.C:与应用层高相关。 应用层处理流程用函数指针表的方式调用减少代码量及阅读整齐;实现CAN各种错误记录机制。已初步测试,该机制可用。 CAN处理流程: 接收:CAN1_RX0_IRQHandler_Name (void), CAN1_RX1_IRQHandler(void) 接收中断,
  3. 所属分类:C

    • 发布日期:2013-01-13
    • 文件大小:1048576
    • 提供者:xsky
  1. [原创]STM32源码项目,原理图SCH,PCB文件,CAN UART SPI-Flash 电源 四状态输入检测单元

  2. 这个实际上只调到了初步的PCB可运行UART可用,其它还未真正调试,但其中的设计及PCB,若有用,哥们们可参考一下 因没完全调试,源代码工程有部分多余代码,工程文件需要重新整理一下,当然如果板子有用,其实可以完全根据原理自己建工程,压缩包内有完整SCH,PCB,包括电源5V,3.3V,RS232,RS485,CAN,SPI-Flash,USB,IO电路。 主要实现的功能是一个多IO,多个232/485,一个CAN通信。 其中数字Input检测,通过两个IO检测四种状态:高,低,悬空,检测单元有
  3. 所属分类:C

    • 发布日期:2013-01-13
    • 文件大小:8388608
    • 提供者:xsky
  1. 异步通信uart

  2. 设计要求: 1) 查阅UART的相关资料,了解UART的基本工作原理及时序; 2) 用Verilog实现UART发送模块、接收模块以及波特率发生模块的RTL设计; 3) 假定系统工作频率为25MHz,波特率为9600bps; 4) 使用ModleSim进行功能仿真,并用综合工具进行电路综合; 5) 在此基础上实现奇/偶校验功能,且奇/偶校验可配置;并实现支持115200bps以下的波特率自适应,自适应过程如下: a. 复位后,UART首先接收输入,不断自动调整波特率,直到以一定波特率正确连续接
  3. 所属分类:专业指导

    • 发布日期:2013-02-02
    • 文件大小:6291456
    • 提供者:hy695831798
  1. 基于有限状态机的UART设计

  2. 文章结合UART的设计,分析阐述了硬件设计中的有限状态自动机理论;并在分析UART功能特点的基础上,给出了利用有限状态自动机理论进行UART设计的实例。与其他设计方法相比较,利用有限状态自动机理论设计控制逻辑具有直观简单、设计流程短等优点,在EDA技术中必将发挥重要的作用。
  3. 所属分类:硬件开发

    • 发布日期:2013-07-02
    • 文件大小:249856
    • 提供者:shappy97
  1. 基于有限状态机的UART设计

  2. 文章结合UART的设计,分析阐述了硬件设计中的有限状态自动机理论;并在分析UART功能特点的基础上,给出了利用有限状态自动机理论进行UART设计的实例。与其他设计方法相比较,利用有限状态自动机理论设计控制逻辑具有直观简单、设计流程短等优点,在EDA技术中必将发挥重要的作用。
  3. 所属分类:嵌入式

    • 发布日期:2014-03-19
    • 文件大小:248832
    • 提供者:my1252732460
  1. 基于PSoC的RFID-UART读写

  2. 基于PSoC的RFID射频卡读写器。使用了PSoC内部的UART模块。
  3. 所属分类:C

  1. 基于CPLD的UART设计

  2. 采用CPLD实现UART设计,包含源代码;使用VHDL语言编程
  3. 所属分类:硬件开发

    • 发布日期:2014-07-30
    • 文件大小:141312
    • 提供者:zns111
  1. 2138 protues ;2UART;

  2. 两个UART一起工作,经过DEMO验证可用;
  3. 所属分类:C

    • 发布日期:2014-11-20
    • 文件大小:80896
    • 提供者:wayer8357
  1. LX-28PIN-UART.rar

  2. LX-28PIN-UART;此为 淘宝《PIC18F25K80、26K80 单片机 CAN学习板 开发板 评估板》光盘里 串口代码
  3. 所属分类:嵌入式

    • 发布日期:2020-07-14
    • 文件大小:25600
    • 提供者:jasper206
  1. 电源技术中的简化UART功能的FPGA实现

  2. 摘 要:提出了一种ARM+FPGA结构系统中简化UART功能的FPGA实现方法,使用了状态机来描述接收器和发送器的基本功能,最后分别给出了一个串行数据帧长度的接收和发送的仿真结果。    关键词:FPGA;UART;状态机;ARM      1 引 言   在ARM+FPGA系统结构中,实现基于ARM的嵌入式处理器和FPGA之间通信最简单的方法就是通过异步串行接口EIARS232C。考虑选用集成有UART(Universal Asynchronous Receiver / Transmitter
  3. 所属分类:其它

    • 发布日期:2020-11-27
    • 文件大小:91136
    • 提供者:weixin_38557727
  1. EDA/PLD中的基于FPGA/CPLD设计与实现UART

  2. 摘 要:UART是广泛使用的串行数据通讯电路。本设计包含UART发送器、接收器和波特率发生器。设计应用EDA技术,基于FPGA/CPLD器件设计与实现UART。关键词:FPGA/CPLD;UART;VHDL ---UART(即Universal Asynchronous Receiver Transmitter 通用异步收发器)是广泛使用的串行数据传输协议。UART允许在串行链路上进行全双工的通信。---串行外设用到RS232-C异步串行接口,一般采用专用的集成电路即UART实现。如8250、8
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:68608
    • 提供者:weixin_38621150
  1. RFID技术中的集UART与RS232于一体的MAX3110E原理及应用

  2. 摘要:MAX3110E是MAXIM公司推出的全功能收发器,它内部包括一个兼容SPITM/MICROWIRETM接口的UART以及内置电泵电容和土15kV ESD保护的双RS-232收发器。该芯片集成度高,使用灵活,性能优越。文中详细介绍了MAX31OOE的特点、原理及应用电路。 关键词:MAX3110E; UART; RS-232收发器; SPI串行接口 分类号:TN919.3 文献标识码:B 文章编号:1006-6977(2003)01-0027-05 1 概述MAX3110E内部集成了
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:201728
    • 提供者:weixin_38739950
  1. EDA/PLD中的基于FPGA/CPLD设计与实现UART (图)

  2. 摘 要:UART是广泛使用的串行数据通讯电路。本设计包含UART发送器、接收器和波特率发生器。设计应用EDA技术,基于FPGA/CPLD器件设计与实现UART。关键词:FPGA/CPLD;UART;VHDL ---UART(即Universal Asynchronous Receiver Transmitter 通用异步收发器)是广泛使用的串行数据传输协议。UART允许在串行链路上进行全双工的通信。---串行外设用到RS232-C异步串行接口,一般采用专用的集成电路即UART
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:69632
    • 提供者:weixin_38637144
  1. 集UART与RS232于一体的MAX3110E原理及应用

  2. 摘 要:MAX3110E是MAXIM公司推出的全功能收发器,它内部包括一个兼容SPITM/MICROWIRETM接口的UART以及内置电泵电容和±15kVESD保护的双RS-232收发器。该芯片集成度高,使用灵活,性能优越。文中详细介绍了MAX3110E的特点、原理及应用电路。    关键词:MAX3110E;UART;RS-232收发器;SPI串行接口1概述  MAX3110E内部集成了全功能UART和内置电泵电容以及±15kVESD保护的RS-232收发器。其中,UART部分采用兼容SPIT
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:530432
    • 提供者:weixin_38716423
« 12 3 4 5 6 7 8 9 10 ... 18 »