您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. ADS中VCO的设计

  2. 比较详细的讲解了怎样在ADS中设计VCO,深入浅出
  3. 所属分类:C++

    • 发布日期:2009-05-03
    • 文件大小:371712
    • 提供者:jackieleo
  1. 超经典的vco集锦 含六个文件

  2. ADS_VCO的设计,压控振荡器,用负阻原理设计高稳定度VCO等六个文件。
  3. 所属分类:C++

    • 发布日期:2009-06-03
    • 文件大小:3145728
    • 提供者:cene001
  1. 2G/3G多频段射频收发芯片的工作原理及应用设计

  2. 随着中国3G发展步伐的加快,3G网络建设进入规模性发展,室内覆盖成为运营商和设备系统厂商共同关注的焦点。面对未来多系统共存的状况,如何构建一个经济有效、性能稳定、功耗低、体积小且施工灵活的多网合路室内分布系统是现有运营商急需解决的问题,也是建设3G网络的焦点之一。 针对上述应用要求,广嘉设计了一款芯片BG822CX,可实现GSM900、GSM1800、GSM1900、IS-95、 TD-SCDMA、SCDMA、PHS和 WCDMA多种制式收发功能,并且采用高中频输出结构,适合于五类线传输。本产
  3. 所属分类:嵌入式

    • 发布日期:2009-06-19
    • 文件大小:5120
    • 提供者:flair9999
  1. 射频 无线产品设计指南 第十二版

  2. MAX2338 IC CDMA TDMA GSM EDGE 183MHz MAX2338 LO VCO MAX2338 Maxim IC MAX2338
  3. 所属分类:C++

    • 发布日期:2009-08-08
    • 文件大小:2097152
    • 提供者:aigaihong
  1. ADS软件设计仿真实验

  2. 该文件中包含了9个ADS实验,通过实验学习使用ADS软件进行微波电路的设计,优化,仿真。 实验一微波滤波器的设计制作与调试 实验二功分器的设计制作与调试 实验三矩形微带天线设计 实验四印刷偶极子天线设计 实验五低噪声放大器的设计制作与调试 实验六MESFET功率放大器设计:小信号法 实验七VCO的设计 实验九收发信机系统仿真
  3. 所属分类:嵌入式

    • 发布日期:2009-11-07
    • 文件大小:7340032
    • 提供者:isaaczhy
  1. ADS设计VCO振荡器

  2. 手把手教你如何用ADS设计1.8GVCO振荡器。
  3. 所属分类:C++

    • 发布日期:2009-12-26
    • 文件大小:692224
    • 提供者:liubp1989
  1. SOC用400-800MHz锁相环IP的设计

  2. 设计了一个基于锁相环结构、可应用于SOC设计的时钟产生模块。电路输出频率在400-800MHz,使用SMIC 0.18μm CMOS工艺进行流片。芯片核心模块工作电压为1.8V和3.3V。根据Hajimi关于VCO中抖动(jitter)的论述,为了降低输出抖动,采用一种全差动、满振幅结构的振荡器;同时,通过选取合适的偏置电流,实现对环路带宽的温度补偿。流片后测试结果为:输出频率范围400-800MHz,输入频率40~200MHz;在输出频率为800MHz时,功耗小于23mA,周期抖动峰峰值为6
  3. 所属分类:嵌入式

    • 发布日期:2010-06-21
    • 文件大小:359424
    • 提供者:eeicc
  1. 使用ADS软件进行VCO的设计

  2. 了解压控振荡器的原理和设计方法 学习使用ADS软件进行VCO的设计,优化和仿真。
  3. 所属分类:C++

    • 发布日期:2010-09-01
    • 文件大小:526336
    • 提供者:zyuwangli
  1. GSM手机接收机设计的关键技术_VCO_LNA.pdf

  2. GSM手机接收机设计的关键技术_VCO_LNA,介绍如何设计GSM接收机。
  3. 所属分类:C++

    • 发布日期:2011-02-22
    • 文件大小:342016
    • 提供者:auhq_2011
  1. Synthesizers Shave Size And Noise

  2. 一种低相噪高速可调VCO设计。These synthesizers enlist DDS technology in combination with a VCO to achieve low phase noise and excellent spurious performance—doing so at a fraction of the size and cost of conventional PLL synthesizers
  3. 所属分类:电信

    • 发布日期:2012-06-18
    • 文件大小:303104
    • 提供者:bngd79
  1. 宽带CMOS锁相环中的VCO设计

  2. 宽带CMOS锁相环中的VCO设计 论文基于特许半导体(Chartered)0.189m CMOS-1-_艺,设计了一个覆盖范围为 1.8GHz-3GHz的VCO,首先总结了VCO的研究现状,并根据应用背景明确了VCO的设计 指标,详细分析了VCO的设计理论,包括振荡器工作原理、VCO性能指标、常用结构以及 相位噪声理论等,在此基础上总结了VCO相位噪声优化技术。论文采用两个VCO切换, 结合电容开关阵列切换的方式实现1.8GHz-3GHz的宽调谐范围。5-bits的二进制控制信号 对子频带进行
  3. 所属分类:讲义

    • 发布日期:2014-06-08
    • 文件大小:2097152
    • 提供者:happsky
  1. 用于锁相环的两级ring VCO设计

  2. 用于锁相环的VCO设计,两级环路锁相环,该VCO输出频率范围宽
  3. 所属分类:专业指导

    • 发布日期:2018-12-12
    • 文件大小:1048576
    • 提供者:weixin_39158324
  1. 一种基于键合线电感的LC-VCO设计方法.pdf

  2. 一种基于键合线电感的LC-VCO设计方法pdf,
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:1048576
    • 提供者:weixin_38743506
  1. 应用于无线局域网的低压低功耗2.5GHz VCO设计

  2. 采用交叉耦合结构,利用TSMC90nm 1P9M 1.2V RFCMOS工艺设计的全集成LC压控振荡器(VCO),符合IEEE 802.1lb/g WLAN通信标准。调谐电压为0~1.2V,具有150MHz的调谐范围(2.44GHz~2.59GHz)。
  3. 所属分类:其它

    • 发布日期:2020-07-29
    • 文件大小:82944
    • 提供者:weixin_38683193
  1. 利用高压VCO设计高性能锁相环

  2.  本文将分析说明PLL的基本原理,考察采用高压VCO的PLL设计的当前技术水平,讨论典型架构的利弊,并介绍高压VCO的一些替代方案。
  3. 所属分类:其它

    • 发布日期:2020-07-26
    • 文件大小:120832
    • 提供者:weixin_38705788
  1. 模拟技术中的介绍高压VCO的一些替代方案

  2. 0 引言   锁相环(PLL: Phase-locked loops)是一种利用反馈控制原理实现的频率及相位的同步技术,其作用是将电路输出的时钟与其外部的参考时钟保持同步。当参考时钟的频率或相位发生改变时,锁相环会检测到这种变化,并且通过其内部的反馈系统来调节输出频率,直到两者重新同步,这种同步又称为“锁相”。   随着集成电路加工中功能器件的尺寸缩小,器件电源电压也呈下降趋势,包括PLL和其它混合信号功能所用的电源。然而,PLL的关键元件——“压控振荡器”(VCO)的实用技术要求并未随之大幅降
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:318464
    • 提供者:weixin_38671819
  1. 利用高压VCO设计高性能锁相环

  2. 本文将分析说明PLL的基本原理,考察采用高压VCO的PLL设计的当前技术水平,讨论典型架构的利弊,并介绍高压VCO的一些替代方案。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:404480
    • 提供者:weixin_38748555
  1. 电源技术中的基于电流折叠技术的CMOS全差分VCO设计

  2. 摘 要:针对目前通信系统应用上对压控振荡器的片上集成、宽调谐、调幅、启动特性和功耗等提出的综合性要求,分析和设计了一种压控调频调幅振荡器,其延迟单元采用全差分结构,以消除共模噪声和增加延迟控制的灵活性;并利用交叉耦合的差分负阻和电流折叠的正反馈技术进行频率调谐,使之在宽频范围内具有常数振荡幅度。采用O.5μm CMOS工艺进行Spice仿真,结果表明振荡器具有34~197 MHz的宽调谐范围,并能保持常数振荡幅度,功耗仅10 mW,启动时间仅52 ns。系统还能在O.5~2.O V范围内进行良好
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:210944
    • 提供者:weixin_38499732
  1. RFID技术中的免调中频VCO的实现 (图)

  2. 分立元件VCO能够提供足够的自由度来满足大多数系统的性能要求(调谐范围、输出功率、相位噪声、电流消耗等等)。然而,对于具有较大批量、价格敏感的现代产品,振荡频率的生产线调整是不可接受的。这迫使射频工程师必须设计出一个不需要在安装过程中调整的VCO,即免调节VCO。这项设计任务并不简单,除了要掌握VCO的基本设计原理外,还需要射频工程师花费大量精力来保证设计的一致性,而且在各种因素(如元件参数、温度及电源电压等)允许的变化范围内,振荡器始终调谐在正确的频率。本文试图对这项任务的重要性给出一个评价,
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:102400
    • 提供者:weixin_38564990
  1. 介绍高压VCO的一些替代方案

  2. 0 引言   锁相环(PLL: Phase-locked loops)是一种利用反馈控制原理实现的频率及相位的同步技术,其作用是将电路输出的时钟与其外部的参考时钟保持同步。当参考时钟的频率或相位发生改变时,锁相环会检测到这种变化,并且通过其内部的反馈系统来调节输出频率,直到两者重新同步,这种同步又称为“锁相”。   随着集成电路加工中功能器件的尺寸缩小,器件电源电压也呈下降趋势,包括PLL和其它混合信号功能所用的电源。然而,PLL的关键元件——“压控振荡器”(VCO)的实用技术要求并未随之大幅降
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:420864
    • 提供者:weixin_38722944
« 12 3 4 5 6 7 8 9 10 ... 13 »