您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字电子钟(有用VHDL设计的,也有石英晶体振荡器电路)含电路图

  2. 是我做毕业设计论文时用的。 目 录 前言:…………………………………………………………………1 一、设计任务:……………………………………………………………2 二、题目分析与整体构思:………………………………………………3 三、硬件电路设计:………………………………………………………4 四、程序设计:……………………………………………………………5 五、心得体会:……………………………………………………………6 附录:……………………………………………… …………………7 参考文献:……………
  3. 所属分类:嵌入式

    • 发布日期:2009-06-02
    • 文件大小:1048576
    • 提供者:star_xinger
  1. 基于VHDL数字电子钟的设计与实现

  2. 本课程设计完成了数字电子钟的设计,数字电子钟是一种用数字显示秒、分、时的计时装置,由于数字集成电路技术的发展和采用了先进的石英技术,它使数字钟具有走时准确、性能稳定、携带方便等优点。数字钟已成为人们日常生活中必不可少的必需品,广泛用于个人家庭以及办公室等公共场所,给人们的生活带来极大的方便。在这里我们将已学过的比较零散的数字电路的知识有机的、系统的联系起来用于实际,来培养我们的综合分析和设计电路的能力。
  3. 所属分类:专业指导

    • 发布日期:2009-12-09
    • 文件大小:579584
    • 提供者:sunjianjun1314
  1. 基于EDA仿真技术的电子时钟系统设计

  2. VHDL是Very High Speed Integrated Circuit Hardware Descr iption Language的缩写,意思是超高速集成电路硬件描述语言。对于复杂的数字系统的设计,它有独特的作用。它的硬件描述能力强,能轻易的描述出硬件的结构和功能。这种语言的应用至少意味着两种重大的改变:电路的设计竟然可以通过文字描述的方式完成;电子电路可以当作文件一样来存储。随着现代技术的发展,这种语言的效益与作用日益明显,每年均能够以超过30%的速度快速成长。 这次毕业设计的内容
  3. 所属分类:嵌入式

    • 发布日期:2010-04-28
    • 文件大小:169984
    • 提供者:xl77777777
  1. VHDL程序与仿真(电子钟--数字系统设计必看)

  2. 这是一篇关于用VHDL语言设计一个电子钟表的方案,包含所有的源代码,可以给做数字系统设计的同学提供参考。
  3. 所属分类:嵌入式

    • 发布日期:2010-05-22
    • 文件大小:121856
    • 提供者:dongdajianxiong
  1. vhdl课程设计(电子钟+闹铃)

  2. 一、系统功能概述 (一)、系统实现的功能: 1、具有“时”、“分”、“秒”的十进制数字显示(小时从00 ~ 23)。 2、具有手动校时、校分、校秒的功能。 3、有定时和闹钟功能,能够在设定的时间发出闹铃声。 4、能进行整点报时。从59分50秒起,每隔2秒发一次低音“嘟”的信号,连续5次,最后一次为高音“嘀”的信号。 (二)、各项设计指标: 1、显示部分采用的6个LED显示器,从高位至低位分别显示时、分、秒。 2、有一个设置调闹钟定时时间、正常时间的按钮,选择调的对象。 3、有三个按钮分别调时、
  3. 所属分类:专业指导

  1. 基于VHDL数字电子钟的设计与实现论文

  2. 本课程设计完成了数字电子钟的设计,数字电子钟是一种用数字显示秒、分、时的计时装置,由于数字集成电路技术的发展和采用了先进的石英技术,它使数字钟具有走时准确、性能稳定、携带方便等优点。数字钟已成为人们日常生活中必不可少的必需品,广泛用于个人家庭以及办公室等公共场所,给人们的生活带来极大的方便。在这里我们将已学过的比较零散的数字电路的知识有机的、系统的联系起来用于实际,来培养我们的综合分析和设计电路的能力。
  3. 所属分类:专业指导

    • 发布日期:2009-01-07
    • 文件大小:980992
    • 提供者:kazraelk
  1. 基于VHDL数字电子钟的设计与实现

  2. 第一章 引言----------------------------------------------------------------1 1.1 课题的背景、目的------------------------------------------1 1.2 课程设计的内容------------------------------------------1 第二章 EDA与VHDL简介--------------------------------------------------2
  3. 所属分类:专业指导

    • 发布日期:2009-01-07
    • 文件大小:580608
    • 提供者:mimengyulu
  1. 基于VHDL数字电子钟设计与实现课程设计

  2. 本课程设计完成了数字电子钟的设计,数字电子钟是一种用数字显示秒、分、时的计时装置,由于数字集成电路技术的发展和采用了先进的石英技术,它使数字钟具有走时准确、性能稳定、携带方便等优点。数字钟已成为人们日常生活中必不可少的必需品,广泛用于个人家庭以及办公室等公共场所,给人们的生活带来极大的方便。在这里我们将已学过的比较零散的数字电路的知识有机的、系统的联系起来用于实际,来培养我们的综合分析和设计电路的能力。
  3. 所属分类:专业指导

    • 发布日期:2009-02-14
    • 文件大小:980992
    • 提供者:lala515
  1. FPGA课程设计任务书-数字电子钟设计 .doc

  2. EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL和C语言在FPGA实验板上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒、。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数模块、处理器及外设模块,并且使用QuartusII运用VHDL语言对分频和计数两个模块进行硬件电路设计和电路波形仿真,运用sopc技术嵌入内核并创建了系统所需的外部设备FLASH和SRAM软件通过使用NiosII运用C语言进行编程然后下载到硬件电路中,
  3. 所属分类:专业指导

    • 发布日期:2020-05-17
    • 文件大小:1048576
    • 提供者:shaxiaoziii