您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于VHDL的数字时钟设计

  2. VHDL是一种标准的硬件描述语言,该语言可以描述硬件电路的功能、信号连接关系及定时关系,是当今电子设计自动化(EDA)的核心技术.本文通过简易电子表的设计实例,详细介绍了利用VHDL设计电路的流程和方法.
  3. 所属分类:专业指导

    • 发布日期:2009-05-30
    • 文件大小:205824
    • 提供者:armxing
  1. 数字系统仿真与VHDL设计

  2. 复杂数字系统是现代电子系统最重要的组成部分,培养学生掌握九十年代后期先进的设计技术关系到我国电子和信息工业的发展。复杂数字系统的硬件描述语言建模、仿真和综合技术是设计高性能数字信号处理电路的关键技术。本课程主要讲述这种设计方法。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-14
    • 文件大小:76800
    • 提供者:WCGSBSGYXB
  1. Protel DXP电路设计大全

  2. 真的很全。。很全。。。非常全的,电路设计,包括原理图、PCB板的设计、VHDL、电路仿真等等等等,应有尽有啊
  3. 所属分类:嵌入式

    • 发布日期:2009-08-10
    • 文件大小:100663296
    • 提供者:haojuyi1984
  1. VHDL数字电路设计与应用实践教程

  2. VHDL数字电路设计与应用实践教程 很实用 很有用
  3. 所属分类:专业指导

    • 发布日期:2010-01-12
    • 文件大小:2097152
    • 提供者:eightone
  1. VHDL数字电路设计教程

  2. VHDL数字电路设计教程 VHDL数字电路设计教程 VHDL数字电路设计教程
  3. 所属分类:硬件开发

    • 发布日期:2011-10-26
    • 文件大小:30408704
    • 提供者:xiaolai_zhang
  1. VHDL实用电路模块设计

  2. VHDL实用电路模块设计 fpga开发必备资料
  3. 所属分类:硬件开发

    • 发布日期:2011-12-12
    • 文件大小:2097152
    • 提供者:hsgcs
  1. VHDL数字电路设计与应用实践教程

  2. VHDL数字电路设计与应用实践教程,教你如何编写VHDL并运用于实践
  3. 所属分类:硬件开发

    • 发布日期:2013-08-31
    • 文件大小:1048576
    • 提供者:u011735355
  1. VHDL实用电路模块设计

  2. VHDL实用电路模块设计。。。。。。。。。。
  3. 所属分类:专业指导

    • 发布日期:2008-12-12
    • 文件大小:1048576
    • 提供者:swordmerry
  1. VHDL设计电路指导

  2. 介绍了VHDL设计电路的基本方法和注意事项,并列举了VHDLde设计事例。
  3. 所属分类:专业指导

    • 发布日期:2009-03-28
    • 文件大小:248832
    • 提供者:merry3342
  1. VHDL设计简单例程100例

  2. VHDL设计简单例程100例,简单入门VHDL语言100例 第1例 带控制端口的加法器 第2例 无控制端口的加法器 第3例 乘法器 第4例 比较器 第5例 二路选择器 第6例 寄存器 第7例 移位寄存器 第8例 综合单元库 第9例 七值逻辑与基本数据类型 第10例 函数 第11例 七值逻辑线或分辨函数 第12例 转换函数 第13例 左移函数 第14例 七值逻辑程序包 第15例 四输入多路器 第16例 目标选择器 第17例 奇偶校验器 第18例 映射单元库及其使用举 第19例 循环边界常数化测试
  3. 所属分类:其它

    • 发布日期:2020-02-11
    • 文件大小:271360
    • 提供者:zhang1987110
  1. VHDL设计电路优化问题

  2. 本文详细介绍VHDL设计电路中优化的问题,感兴趣的朋友可以看看。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:102400
    • 提供者:weixin_38629449
  1. 探讨VHDL设计中信号与变量的区别及赋予初始值的技巧

  2. 在VHDL程序设计中,可以充分利用信号或变量的系统默认值,来灵活实现设计目标。本文从应用的角度举例说明了VHDL设计中信号与变量的区别,以及正确的使用方法,并介绍了为信号或变量赋予初始值的技巧。   概述   随着集成电路技术的发展,用传统的方法进行芯片或系统设计已不能满足要求,迫切需要提高设计效率,因此能大大降低设计难度的VHDL设计方法被越来越广泛地采用。用VHDL语言设计系统的主要方法是:设计者根据VHDL的语法规则,对系统目标的逻辑行为进行描述,然后通过综合工具进行电路结构的综合、编译、
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:81920
    • 提供者:weixin_38697274
  1. VHDL设计中电路优化问题

  2. VHDL设计是行为级设计,所带来的问题是设计者的设计思考与电路结构相脱节。实际设计过程中,由于每个工程师对语言规则和电路行为的理解程度不同,每个人的编程风格各异,往往同样的系统功能,描述的方式不一,综合出来的电路结构更是大相径庭。即使最终综合出的电路都能实现相同的逻辑功能,但其电路的复杂程度和时延特性差别很大,甚至某些臃肿的电路还会产生难以预料的问题。因此,对VHDL设计中简化电路结构,优化电路设计的问题进行深入探讨,很有必要。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:115712
    • 提供者:weixin_38660624
  1. 基于CPLD及FPGA的VHDL语言电路优化设计

  2. 在VHDL语言电路优化设计当中,优化问题主要包括面积优化和速度优化。面积优化是指CPLD/FPGA的资源利用率优化,即用尽可能少的片内资源实现更多电路功能;速度优化是指设计系统满足一定的速度要求。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:144384
    • 提供者:weixin_38744694
  1. VHDL设计电路优化问题

  2. 近年来,随着集成电路技术和EDA技术的不断发展,集设计、模拟、综合和测试功能为一体的VHDL语言,已作为IEEE标准化的硬件描述语言。因此,对VHDL设计中简化电路结构,优化电路设计的问题进行深入探讨,很有必要。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:107520
    • 提供者:weixin_38748207
  1. 消费电子中的一种用VHDL设计实现的有线电视机顶盒信源发生方案

  2. VHDL是随着可编辑逻辑器件(PLD)的发展而发展起来的一种硬件描述语言。它是1980年美国国防部VHSIC(超高速集成电路)计划的一部分,并于1986年和1987年分别成为美国国防部和IEEE的工业标准。作为一种硬件设计时采用的标准语言,VHDL具有极强的描述能力,能支持系统行为级、寄存器传输级和门级三个不同层次的设计,这样设计师将在TOP-DOWN设计的全过程中均可方便地使用同一种语言。而且,VHDL设计是一种“概念驱动式”的高层设计技术,设计人员毋需通过门级原理图描述电路,而是针对目标进行
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:151552
    • 提供者:weixin_38740827
  1. 电源技术中的VHDL设计中电路优化问题探讨

  2. VHDL设计中电路优化问题探讨 作者:泰山学院 王春玲 近年来,随着集成电路技术和EDA技术的不断发展,集设计、模拟、综合和测试功能为一体的VHDL语言,已作为IEEE标准化的硬件描述语言。由于其在语法和风格上类似于现代高级汇编语言,具有良好的可读性,描述能力强,设计方法灵活,易于修改,又具有可移植性,可重复利用他人的IP模块(具有知识产权的功能模块)等诸多优势而成为EDA设
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:103424
    • 提供者:weixin_38723753
  1. SDH中E1接口分接复用器VHDL设计及FPGA实现

  2. 摘 要: 介绍了SDH系统中的接口电路--数字分接复用器的VHDL设计及FPGA实现。该分接复用器电路用纯数字同步方式实现,可完成SDH系统接口电路中7路(可扩展为N路)E1数据流的分接和复用。该设计显示了用高级硬件描述语言VHDL及状态转移图作为输入法的新型电路设计方法的优越性。关键词: 分接复用器、状态转移图、VHDL FPGA   为扩大数字通信系统的传输容量,信道上的信号都是在发送端分接,在接收端复接。在通信接口电路中能完成这一功能的电路就叫作分接复用器。该分接复用器提供了标
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:163840
    • 提供者:weixin_38552083
  1. 用VHDL设计有限状态机的方法

  2. 火龙果软件工程技术中心  摘要:以离心机定时顺序控制器的设计为例,阐述了用VHDL设计有限状态机的方法,讨论了如何消除状态机输出信号的“毛刺”。关键词:VHDL状态机EDA离心机毛刺   现代数字系统的设计一般都采用自顶向下的模块化设计方法。即从整个系统的功能出发,将系统分割成若干功能模块。在自顶向下划分的过程中,最重要垢是将系统或子系统按计算机组成结构那样划分成控制器和若干个受控制的功能模块。受控部分通常是设计者们所熟悉的各种功能的电路,设计较为容易。主要任务是设计控制器,而其控制功能可以用限
  3. 所属分类:其它

    • 发布日期:2021-03-03
    • 文件大小:188416
    • 提供者:weixin_38543749
  1. 用VHDL设计有限状态机的方法

  2. 火龙果软件工程技术中心  摘要:以离心机定时顺序控制器的设计为例,阐述了用VHDL设计有限状态机的方法,讨论了如何消除状态机输出信号的“毛刺”。关键词:VHDL状态机EDA离心机毛刺   现代数字系统的设计一般都采用自顶向下的模块化设计方法。即从整个系统的功能出发,将系统分割成若干功能模块。在自顶向下划分的过程中,最重要垢是将系统或子系统按计算机组成结构那样划分成控制器和若干个受控制的功能模块。受控部分通常是设计者们所熟悉的各种功能的电路,设计较为容易。主要任务是设计控制器,而其控制功能可以用限
  3. 所属分类:其它

    • 发布日期:2021-02-04
    • 文件大小:188416
    • 提供者:weixin_38519619
« 12 3 4 5 6 7 8 9 10 ... 50 »