点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - VHDL频率计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
用vhdl语言频率计设计
实现32位16进制的频率计,并经译码驱动显示。
所属分类:
专业指导
发布日期:2009-05-05
文件大小:513024
提供者:
mbstorm
vhdl试验(全加器、频率计、计数器、优先编码器、触发器、状态机、数据选择器、数码管扫描)
vhdl试验(全加器、频率计、计数器、优先编码器、触发器、状态机、数据选择器、数码管扫描)
所属分类:
专业指导
发布日期:2009-05-18
文件大小:889856
提供者:
mbstorm
VDHDL描述的十进制级联频率计
这是用VHDL语言编写的十进制频率计,在数码管上显示的是十进制数,一共有两种编写方式,分别如下
所属分类:
专业指导
发布日期:2009-05-21
文件大小:34816
提供者:
xunmengok
VHDL实现的数字频率计
VHDL实现的数字频率计,带QUARTUS工程文件,仿真通过,另外可以测试脉宽和占空比
所属分类:
嵌入式
发布日期:2009-05-28
文件大小:335872
提供者:
zy439958
基于FPGA/CPLD的32位等精度频率计
基于CPLD/FPGA的频率计,使用VHDL语言
所属分类:
硬件开发
发布日期:2009-07-21
文件大小:257024
提供者:
xiexuan0929
VHDL编写的三档控制频率计
这是一个用VHDL编写的三档频率计,用来测量信号的频率,频率计有三个档位,频率计可以根据信号频率的大小自动换挡。
所属分类:
专业指导
发布日期:2009-09-14
文件大小:238592
提供者:
liujunaseu
VHDL频率计的设计
VHDL 频率计,可以最小频率是1HZ,最大由FPGA的芯片限制。可以准确测量方波频率。
所属分类:
专业指导
发布日期:2011-05-13
文件大小:363520
提供者:
renyanyang1989
基于VHDL的直接数字频率计
基于VHDL语言编写的直接式数字频率计,简单直接,适于初学者学习使用。
所属分类:
嵌入式
发布日期:2011-05-17
文件大小:150528
提供者:
fpga_12
VHDL频率计,共四模块
VHDL编写的频率计,包括分频器,计数器,四选一,显示程序
所属分类:
硬件开发
发布日期:2011-06-28
文件大小:17408
提供者:
a411167629
EDA VHDL 简易频率计
任务:对外部输入的脉冲信号进行频率测量。将测量结果与当前测量状态在数码管上显示 要求:(1)频率测量范围10Hz~1MHz; (2)量程分为10KHz、100KHz、1MHz三档,具体规则如下: 当读数大于9999时,频率计处于超量程状态,在数码管上显示“O”,以提示用户转换量程档位,然后再在新的量程档位下进行测量;当读数小于0999时,频率计处于欠量程状态,在数码管上显示“U”,以提示用户转换量程档位;如果档位合适,则在数码管上显示“H”。 (3)数据采用记忆显示方式,即计数过程中不显示数据
所属分类:
嵌入式
发布日期:2011-07-03
文件大小:699392
提供者:
Van_Evil
vhdl频率计
vhdl频率计的设计 源文件
所属分类:
专业指导
发布日期:2008-06-13
文件大小:175104
提供者:
cxc_8494
VHDL频率计
VHDL频率计的 编程,测试范围1~999kHZ。
所属分类:
C/C++
发布日期:2012-11-22
文件大小:174080
提供者:
lingsen9901025
用VHDL语言实现数字频率计系统
用VHDL语言实现数字频率计系统,FPGA,EDA
所属分类:
嵌入式
发布日期:2012-11-22
文件大小:1048576
提供者:
lsw59
数字频率计设计VHDL
在 MagicSOPC 实验箱上实现8位十进制频率计的设计。被测信号从 CLOCK0(数字信号时钟源)输入,经过检测后测得的频率值用数码管 1~8显示
所属分类:
嵌入式
发布日期:2012-11-22
文件大小:68608
提供者:
lsw59
基于VHDL语言的数字频率计的设计与仿真
EDA技术中期作业,自己做的,基于VHDL语言的数字频率计的设计与仿真报告,报告内有源代码及仿真截图,经仿真完全实现了功能。供大家学习及参考。
所属分类:
其它
发布日期:2012-12-01
文件大小:549888
提供者:
fanfandaren
VHDL频率计报告
(1)提高测量频率范围,如10Hz~100KHz或更高、更低频率,提高频率的测量绝对值误差,如达到±1Hz。 (2)可以设置量程分档显示,如X1档(显示范围1Hz~9999Hz),X10档(显示范围0.001KHz~9.999KHz),X100档(显示范围0.100KHz~999.9KHz)...可以自定义各档位的范围。量程选择通过程序自动选择量程。 (3)测量响应时间小于等于10秒,将测量出的频率以十进制格式在实验板上的4个数码管上显示。 。 (4)若是方波能够测量方波的占空比,并通过数码管
所属分类:
其它
发布日期:2012-12-23
文件大小:15728640
提供者:
keithno11
VHDL 频率计设计
很清晰的VHDL代码 频率计设计 风格清晰 代码易读性强
所属分类:
硬件开发
发布日期:2013-02-02
文件大小:495616
提供者:
dzw_qc_996
VHDL语言实现四位频率计的仿真设计.pdf
VHDL语言实现四位频率计的仿真设计.pdf
所属分类:
嵌入式
发布日期:2009-03-30
文件大小:789504
提供者:
keita1027
VHDL频率计
本程序为VHDL编写的频率计,测频范围从0.1Hz到1G (VHDL procedures for the preparation of the frequency meter, measuring frequency range from 0.1Hz to 1G)
所属分类:
硬件开发
发布日期:2018-03-21
文件大小:7168
提供者:
weixin_41877056
VHDL频率计实验报告
(1)提高测量频率范围,如10Hz~100KHz或更高、更低频率,提高频率的测量绝对值误差,如达到±1Hz。 (2)可以设置量程分档显示,如X1档(显示范围1Hz~9999Hz),X10档(显示范围0.001KHz~9.999KHz),X100档(显示范围0.100KHz~999.9KHz)...可以自定义各档位的范围。量程选择通过程序自动选择量程。 (3)测量响应时间小于等于10秒,将测量出的频率以十进制格式在实验板上的4个数码管上显示。 。 (4)若是方波能够测量方波的占空比,并通过数码管显
所属分类:
其它
发布日期:2012-12-23
文件大小:15728640
提供者:
keithno11
«
1
2
3
4
5
6
7
8
9
10
»