您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Veilog学习与设计

  2. 通过对数字信号处理、计算(Computing)、算法和数据结构、编程语言和程序、体系结构和硬线逻辑等基本概念的介绍,了解算法与硬线逻辑之间的关系从而引入利用Verilog HDL硬件描述语言设计复杂的数字逻辑系统的概念和方法。
  3. 所属分类:其它

    • 发布日期:2009-06-23
    • 文件大小:1048576
    • 提供者:lll002
  1. fpga实现的简易频率计(veilog)

  2. 本实验要求设计一个简易的频率计,实现对标准的方波信号进行频率测量,并把测量的结果送到 8 位的数码管显示,所要求测量范围是1Hz~99999999Hz。整个设计的基本原理就是对1 秒钟之内输 入的方波进行计数,把所得数据保存在计数器里,经过译码器处理之后,然后送往数码管显示。这里 采用的方案是在采样时钟的上升沿开始计数,然后在下一个上升沿把计数器里的数据送往数码管,并 且把计数器清零,让其重新计数。整个方案的实现主要分为四个模块:时钟分频(clk_div)模块、计数 器模块(counter)、
  3. 所属分类:硬件开发

    • 发布日期:2010-04-22
    • 文件大小:635904
    • 提供者:kylexy0713
  1. 汽车尾灯控制系统设计

  2. 1)汽车尾部左右两侧各有3只尾灯,用作汽车行驶状态的方向指示标志。 2) 当汽车正常向前行驶时,6只尾灯全部熄灭。 3) 当汽车要向左或向右转弯时,相应侧的3只尾灯依次由左至右闪亮。每个灯亮1s,每个周期为3s,另一侧的3只灯不亮。 4) 紧急刹车时,6只尾灯全部闪亮,闪动频率为1Hz。
  3. 所属分类:专业指导

    • 发布日期:2010-05-26
    • 文件大小:49152
    • 提供者:baixiaohua1989
  1. 基于FPGA的FIR滤波器实现

  2. 用Veilog语言在实现了并行FIR滤波器的设计,给出了实现源码
  3. 所属分类:硬件开发

    • 发布日期:2010-11-07
    • 文件大小:4096
    • 提供者:ZDL20092009
  1. verilog数字系统设计-夏宇闻

  2. 是我入门FPGA的书, 讲的简单透彻,是一本好书
  3. 所属分类:硬件开发

    • 发布日期:2011-06-23
    • 文件大小:732160
    • 提供者:chat1
  1. veilog数字系统设计

  2. 对数字系统设计的学习很有帮助,基于verilog编写,对学习嵌入式的方面的可以仔细参考下。
  3. 所属分类:嵌入式

    • 发布日期:2012-07-23
    • 文件大小:6291456
    • 提供者:u201012980
  1. verilog设计问题

  2. veilog写源代码时有许多问题需要注意,这里给大家一一列举出来。希望大家好好学习。
  3. 所属分类:硬件开发

    • 发布日期:2012-09-27
    • 文件大小:22528
    • 提供者:chongqinglove
  1. FPGA学习资料

  2. FPGA学习的基础知识。里面包括简单的数字电路设计,和常见问题解决,如毛刺现象,同步问题等.
  3. 所属分类:硬件开发

    • 发布日期:2012-11-24
    • 文件大小:688128
    • 提供者:chaseshuipao
  1. Verilog的135个经典设计实例

  2. Verilog的135个经典设计实例 包括:交通灯控制器的实现、智能时钟的设计、加法器、触发器、乘法器等等
  3. 所属分类:其它

    • 发布日期:2013-12-30
    • 文件大小:113664
    • 提供者:z_alon
  1. Verlog硬件描述语言

  2. 华中科硬件描述语言和数字系统设计,详细描述了Verilog硬件描述语言的基本语法,逻辑控制。
  3. 所属分类:其它

    • 发布日期:2015-05-21
    • 文件大小:8388608
    • 提供者:yangjun841025
  1. 数字逻辑基础与Verilog设计

  2. 用于学习fpga使用,是学习Veilog语言与硬件结合的基础。
  3. 所属分类:嵌入式

    • 发布日期:2015-10-12
    • 文件大小:53477376
    • 提供者:xianrenzhang0506
  1. 基于FPGA的增量式PID算法的设计与改进

  2. 介绍了一种基于FPGA的用Veilog HDL语言设计的增量式PID控制器的设计方法, 并为了提高控制精度, 消除精差, 减少由于短时间内系统输出余量过大造成的偏差而引起系统较大的振荡, 因此增加了积分分离控制算法, 从而进一步提高了 PID 控制算法的稳定性和控制精度。
  3. 所属分类:硬件开发

    • 发布日期:2017-12-18
    • 文件大小:2097152
    • 提供者:lsf024680
  1. Veilog HDL高级数字设计英文版

  2. .djvu转化的pdf,还挺清晰的,代码和电路的相互关系值得看看。
  3. 所属分类:硬件开发

    • 发布日期:2018-06-20
    • 文件大小:177209344
    • 提供者:wangguoguo
  1. Verilog算法及建模整理文档.doc

  2. 整理关于Verilog中的一些基本语法介绍,算法嵌入时用到的建模关键技术分析,包括以下方面: 有关C、Veilog HDL、VHDL,软核、固核、硬核,模块设计流程,门级结构,基本逻辑运算,控制逻辑,同步和异步,总线和时钟。有限状态机,综合的一般原则有关Verilog 中的一些语法,运算符,Wire、reg、tri、memory型,assign和always语句,阻塞赋值和非阻塞赋值,Verilog中使用的一些关键字,
  3. 所属分类:硬件开发

    • 发布日期:2019-06-16
    • 文件大小:236544
    • 提供者:honjer
  1. VEILOG语言关于EDA视频教程

  2. 从入门到上手操作的实用教程,基于EDA设计的VEILOG语言教程
  3. 所属分类:硬件开发

    • 发布日期:2014-07-03
    • 文件大小:50331648
    • 提供者:li1hong2yang3