您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. AD9520芯片中文数据手册

  2. AD9520芯片中文数据手册,文中详细介绍AD9520的使用,中文介绍哦!
  3. 所属分类:硬件开发

    • 发布日期:2013-07-02
    • 文件大小:1048576
    • 提供者:u010592589
  1. AD9520配置

  2. AD9520的配置程序,verilog语言,只需要须改参数即可,我自己的程序
  3. 所属分类:硬件开发

    • 发布日期:2014-04-11
    • 文件大小:18432
    • 提供者:u014648781
  1. AD9520评估板软件

  2. AD9520分频器评估板,操作软件,操作系统:Win7
  3. 所属分类:硬件开发

    • 发布日期:2014-04-28
    • 文件大小:6291456
    • 提供者:baidu_14971491
  1. ad9520官方资料

  2. AD9520可提供多路输出的时钟分配功能,具有亚皮秒抖动性能,并且片上集成PLL和VCO。VCO的调谐范围为 2.53 GHz~2.95 GHz,也可以使用高达2.4 GHz的外部3.3 V/5 V VCO/VCXO。 AD9520的串行接口支持SPI与I2C?端口。片上EEPROM可通过串行接口进行编程,并能存储用于上电与芯片复位的用户定义的寄存器设置。 AD9520具有12个LVPECL输出,分成4组。任意一个1.6 GHz LVPECL输出都可被配置为两个250 MHz CMOS输出。
  3. 所属分类:硬件开发

    • 发布日期:2014-07-22
    • 文件大小:871424
    • 提供者:he92713
  1. AD9520时钟发生器

  2. 非常好的文档,时钟发生器,对做通信的朋友有一定帮助
  3. 所属分类:硬件开发

    • 发布日期:2015-11-20
    • 文件大小:1048576
    • 提供者:mumuren_com
  1. AD9520 Verilog

  2. FPGA控制AD9520,很有参考价值
  3. 所属分类:硬件开发

    • 发布日期:2016-12-23
    • 文件大小:3072
    • 提供者:liudehuaii18
  1. AD9520的DATASHEET中文版

  2. AD9520的DATASHEET中文版 --------------------------------
  3. 所属分类:硬件开发

    • 发布日期:2018-06-16
    • 文件大小:1048576
    • 提供者:u012135070
  1. AD9520的寄存器配置策略

  2. AD9520的寄存器配置策略AD9520的寄存器配置策略 AD9520的寄存器配置策略AD9520的寄存器配置策略
  3. 所属分类:硬件开发

    • 发布日期:2018-06-17
    • 文件大小:11264
    • 提供者:u012135070
  1. AD9520配置_v0.01

  2. 配的凑合,勉强能用 还没和ADC配合起来。 配置期间出现出现了很奇怪的bug: 1.IO分配转换成的xdc不全,导致io分配的信息在下次综合时丢失=>解决方案:多备份吧。 2、稍作更改后SPI核不工作,可能原因:diagram画完后忘记生成wrapper和output。 ----------------------------
  3. 所属分类:硬件开发

    • 发布日期:2018-06-25
    • 文件大小:67108864
    • 提供者:u012135070
  1. AD9520_Evaluation_Software_Full_Install

  2. AD9520_Evaluation_Software_Full_Install。AD9520芯片时钟配置软件
  3. 所属分类:硬件开发

    • 发布日期:2018-09-13
    • 文件大小:4194304
    • 提供者:kkg89
  1. AD9520中英文资料

  2. AD9520中英文资料
  3. 所属分类:硬件开发

    • 发布日期:2019-04-15
    • 文件大小:2097152
    • 提供者:real003
  1. AD9520-0_cn.pdf

  2. ad9520中文手册
  3. 所属分类:硬件开发

    • 发布日期:2020-03-05
    • 文件大小:2097152
    • 提供者:qq_14882799
  1. AD9520高速时钟发生器在5 Gs/s数据采集系统中的应用

  2. 随着高速数据采集系统的快速发展及其复杂性提高,其关键部分高速ADC(Analog to Digital Converter,模/数转换器)对时钟质量的要求也越来越高,为此提出了一种基于内部集成2.5 GHz VCO(压控振荡器)的低相位噪声锁相环时钟芯片AD9520[1]的高质量时钟电路设计,介绍了在5 Gs/s高速数据采集系统中AD9520的具体设计应用,包括其控制寄存器的参数配置以及初始化顺序等,给出了该高速数据采集系统的原理框图,并采用Xilinx公司ISE软件中的在线逻辑分析仪(Chip
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:849920
    • 提供者:weixin_38717870