点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - adc欠采样
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
ADC和DAC基础 (Walt Kester 和James Bryant,美国模拟器件公司)
本系列文章分为5个部分,第一部分介绍采样的概念以及奈奎斯特(Nyquist)采样准则。第5部分同样也说明了如何运用欠采样和抗混叠滤波器。 By Walt Kester and James Bryant, Analog Devices 作者:Walt Kester 和James Bryant,美国模拟器件公司
所属分类:
专业指导
发布日期:2009-09-06
文件大小:1048576
提供者:
jeantsai
采样数据系统的基本原理
采样数据系统的基本原理 1、典型的DSP采样数据系统 2、模拟时间的离散时间采样 3、混叠的时域效应 4、混叠的频域效应 5、抗混叠滤波器的选择 6、抗混叠滤波器示例 7、过采样与抽取 8、欠采样及其应用 9、FDM信号的超奈奎斯特频率采样 10、模拟下变频或解调 11、量化理论、信噪比和有效位 12、ADC动态测试 13、根据信号动态范围选择ADC分辨率 14、ADC静态传递特性 15、总谐波失真 16、交调失真和交调积 17、孔径抖动 18、开关电容滤波器
所属分类:
电信
发布日期:2015-11-04
文件大小:1048576
提供者:
louisignal
合理选择高速ADC实现欠采样
欠采样或违反奈奎斯特(Nyquist)准则是 ADC 应用上经常使用的一种技术。射频(RF)通信和诸如示波器等高性能测试设备就是其中的一些实例。在这个“灰色”地带中经常出现一些困惑,如是否有必要服从 Nyquist 准则,以获取一个信号的内容。
所属分类:
其它
发布日期:2020-08-07
文件大小:222208
提供者:
weixin_38509504
模拟技术中的准确地估算采样时钟抖动的方法分析
新型的高速ADC都具备高模拟输入带宽(约为最大采样频率的3到6倍),因此它们可以用于许多欠采样应用中。ADC设计的最新进展极大地扩展了可用输入范围,这样系统设计人员便可以去掉至少一个中间频率级,从而降低成本和功耗。在欠采样接收机设计中必须要特别注意采样时钟,因为在一些高输入频率下时钟抖动会成为限制信噪比(SNR)的主要原因。 本系列文章共有三部分,"第1部分"重点介绍如何准确地估算某个时钟源的抖动,以及如何将其与ADC的孔径抖动组合。在"第2部分"中,该组合抖动将用于计算ADC的SRN,然
所属分类:
其它
发布日期:2020-10-21
文件大小:364544
提供者:
weixin_38624557
基础电子中的欠采样:基于SARADC的应用和技术
以低吞吐量运行SAR ADC可以实现多种优势。通过增加转换操作之间的时间,可以放宽系统滤波器要求,增加获取输入信号及从ADC抽取数据的时间。由于ADC的采集周期是转换周期中读取数据最常用的区域,因此,延长采集周期将放宽数字主机的要求。可以采用主机输出-从机输入(MOSI)时钟速率较慢的低端处理器。例如,AD7980 16位SAR ADC的额定采样速率最高为1 MSPS。 ADC的繁忙周期的最大额定值为710 ns,读取数据的时间只剩下290 ns。要输出16位数据要求时钟周期不超过18 ns(
所属分类:
其它
发布日期:2020-10-19
文件大小:304128
提供者:
weixin_38644168
基于欠采样的单频率估计的设计与实现
针对当前高采样率ADC成本高昂、采样精度较低的问题,提出了基于欠采样的信号频率估计方法,通过组合使用低速ADC,可以达到高速ADC的采样效果。通过建立仿真对所提出的方法进行验证,结果显示利用20 kHz、30 kHz配合50 kHz的ADC对31351 Hz的信号采样并进行频率估计,其结果偏差仅为0.01 Hz,证明了方法的正确性。最后使用Zynq对算法进行了实现及测试,测试结果表明该方法可以获得极为准确的频率估计,能够满足设计需求。
所属分类:
其它
发布日期:2020-10-16
文件大小:357376
提供者:
weixin_38571104
模拟技术中的低功率双通道ADC—LTC2195 / LTC2194 / LTC2193
描述 LTC:registered:2195 / LTC2194 / LTC2193 是两通道、同时采样 16 位 A/D 转换器,专为对高频、宽动态范围信号进行数字化处理而设计。这些器件非常适合要求苛刻的通信应用,其AC性能包括76.8dB SNR 和 90dB 无寄生动态范围 (SFDR)。0.07psRMS 的超低抖动实现了 IF 频率的欠采样和卓越的噪声性能。 DC 规格包括整个温度范围内的 ±2LSB INL (典型值)、±0.5LSB DNL (典型值) 和无漏失码。转换
所属分类:
其它
发布日期:2020-11-04
文件大小:118784
提供者:
weixin_38542223
单片机与DSP中的低成本、8通道、同步采样数据采集系统设计
电路功能与优势 对于要求宽动态范围的低成本、高通道数应用,片内集成14位SAR ADC的8通道集成数据采集系统(DAS) AD7607 可以用来有效实现超过80 dB的动态范围。 DAS的典型应用是电力线测量和保护设备,其中必须对多相输配电网络的大量电流和电压通道进行同时采样。 许多低压电力线测量和保护系统不需要全部的16位ADC分辨率(例如AD7606 DAS所提供的分辨率),但仍然需要80 dB以上的动态范围,以便捕捉欠压/欠流和过压/过流条件。此外还需要同步采样能力,以便
所属分类:
其它
发布日期:2020-11-03
文件大小:593920
提供者:
weixin_38729399
单片机与DSP中的时钟分配芯片在高速并行数据采集中的应用
1 经典采样理论 模拟世界与数字世界相互转换的理论基础是抽样定理。抽样定理告诉我们,如果是带限的连续信号,且样本取得足够密(采样率ωs≥2ωM),那么该信号就能唯一地由其样本值来表征,且能从这些样本值完全恢复出原信号。连续时间冲激串抽样如图1所示,其时域波形和相应的频谱如图2所示。 根据采样定理,如果样本点取得不足(ωs<2ωM,即欠采样),信号的频谱将发生混叠,如图3所示。所以如果要完整地恢复信号,必须保证足够的采样点。 2 多片ADC采样方式 单
所属分类:
其它
发布日期:2020-11-09
文件大小:228352
提供者:
weixin_38595606
单片机与DSP中的时钟分配芯片在调整并行数据采集中的作用
1 经典采样理论 模拟世界与数字世界相互转换的理论基础是抽样定理。抽样定理告诉我们,如果是带限的连续信号,且样本取得足够密(采样率ωs≥2ωM),那么该信号就能唯一地由其样本值来表征,且能从这些样本值完全恢复出原信号。连续时间冲激串抽样如图1所示,其时域波形和相应的频谱如图2所示。 根据采样定理,如果样本点取得不足(ωs<2ωM,即欠采样),信号的频谱将发生混叠,如图3所示。所以如果要完整地恢复信号,必须保证足够的采样点。 2 多片ADC采样方式 单
所属分类:
其它
发布日期:2020-11-09
文件大小:196608
提供者:
weixin_38536841
通信与网络中的宽带通信接收机的ADC
摘要:本应用笔记阐述了欠采样接收机的系统级重要参数,并提供了设计人员确定这些性能参数所需要的各种方法,这些参数包括满量程范围、小信号噪声底、信噪比和无杂散动态范围等。 宽带接收机设计需要采用外差体系结构,以便在有干扰或者阻塞信号的情况下获得最佳灵敏度。以蜂窝cdma2000?多载波接收机设计为例,本文讨论某些影响模数转换器(ADC)选择的重要参数―IF频率、接收机模拟功率增益、信号带宽和ADC采样时钟频率等参数。通过这一设计实例,还讨论了以下ADC参数:满量程(FS)功率、小信号噪声底(S
所属分类:
其它
发布日期:2020-11-18
文件大小:165888
提供者:
weixin_38606656
通信与网络中的可满足高性能数字接收机动态性能要求的ADC和射频器件
摘要:针对数字式接收机对其所采用器件的动态性能要求,给出了一个欠采样接收机的结构图。同时给出了满足该高性能数字接收机动态性能要求的新型器件及主要性能参数。 关键词:数字接收机;动态性能;射频器件;ADC;MAXIM许多数字接收机都对其选用的高性能ADC及模拟器件的动态性能具有较高要求。如蜂窝基站数字接收机就要求有足够的动态范围,以便处理较大的干扰信号,从而把电平较低的有用信号解调出来。通过Maxim公司的15位65Msps模数转换器MAX1418或12位65Msps模数转换器 MAX121
所属分类:
其它
发布日期:2020-12-09
文件大小:93184
提供者:
weixin_38682054
宽带中频数字接收机的FPGA实现
摘 要:本文提出了一种基于FPGA的宽带中频数字接收机的实现方法。 引言在现代通信系统中,人们提出了各种各样的全数字调制解调方案,全数字接收机的研究则是其中的关键,其中正交解调技术由于可以实现信号相位和幅度信息的提取,因而越来越受到广泛的应用。与其它几种解调方式相比QPSK调制方式抗噪声性能好,功率频谱段占用少,数据传输率高,是一种较好的调制方式。对于宽带、高载频的QPSK调制信号,如果用信号最高频率两倍以上的时钟采样,现有的器件根本无法满足要求,所以必须采用欠采样技术,降低系统对ADC器件
所属分类:
其它
发布日期:2021-02-03
文件大小:145408
提供者:
weixin_38740130
欠采样:基于SARADC的应用和技术
以低吞吐量运行SAR ADC可以实现多种优势。通过增加转换操作之间的时间,可以放宽系统滤波器要求,增加获取输入信号及从ADC抽取数据的时间。由于ADC的采集周期是转换周期中读取数据常用的区域,因此,延长采集周期将放宽数字主机的要求。可以采用主机输出-从机输入(MOSI)时钟速率较慢的低端处理器。例如,AD7980 16位SAR ADC的额定采样速率为1 MSPS。 ADC的繁忙周期的额定值为710 ns,读取数据的时间只剩下290 ns。要输出16位数据要求时钟周期不超过18 ns(或者不低于
所属分类:
其它
发布日期:2021-01-20
文件大小:429056
提供者:
weixin_38545117
正确使用示波器的6个原则
对于工程师来说,用好示波器,事倍功半。没有经过训练的工程师在使用示波器的细节上存在很多经验上的不足,譬如很多工程师喜欢先按Auto Setup然后Stop, 再展开。这过程中探头的连接问题、示波器量程的选择等很多问题都被忽视了。本次演讲将分享使用示波器应注意的6个原则。 掌握这6个原则,您将能更好地使用示波器。 这六个原则包括: 化量化误差:尽量让波形占满栅格,充分利用ADC动态范围 时刻警惕采样率:要过采样而不要欠采样 选择合适的带
所属分类:
其它
发布日期:2021-01-20
文件大小:65536
提供者:
weixin_38588394
低功率双通道ADC—LTC2195 / LTC2194 / LTC2193
描述 LTC:registered:2195 / LTC2194 / LTC2193 是两通道、同时采样 16 位 A/D 转换器,专为对高频、宽动态范围信号进行数字化处理而设计。这些器件非常适合要求苛刻的通信应用,其AC性能包括76.8dB SNR 和 90dB 无寄生动态范围 (SFDR)。0.07psRMS 的超低抖动实现了 IF 频率的欠采样和卓越的噪声性能。 DC 规格包括整个温度范围内的 ±2LSB INL (典型值)、±0.5LSB DNL (典型值) 和无漏失码。转换
所属分类:
其它
发布日期:2021-01-20
文件大小:152576
提供者:
weixin_38747566
准确地估算采样时钟抖动的方法分析
新型的高速ADC都具备高模拟输入带宽(约为采样频率的3到6倍),因此它们可以用于许多欠采样应用中。ADC设计的进展极大地扩展了可用输入范围,这样系统设计人员便可以去掉至少一个中间频率级,从而降低成本和功耗。在欠采样接收机设计中必须要特别注意采样时钟,因为在一些高输入频率下时钟抖动会成为限制信噪比(SNR)的主要原因。 本系列文章共有三部分,"第1部分"重点介绍如何准确地估算某个时钟源的抖动,以及如何将其与ADC的孔径抖动组合。在"第2部分"中,该组合抖动将用于计算ADC的SRN,然后将其与
所属分类:
其它
发布日期:2021-01-20
文件大小:402432
提供者:
weixin_38649315
时钟分配芯片在高速并行数据采集中的应用
1 经典采样理论 模拟世界与数字世界相互转换的理论基础是抽样定理。抽样定理告诉我们,如果是带限的连续信号,且样本取得足够密(采样率ωs≥2ωM),那么该信号就能地由其样本值来表征,且能从这些样本值完全恢复出原信号。连续时间冲激串抽样如图1所示,其时域波形和相应的频谱如图2所示。 根据采样定理,如果样本点取得不足(ωs<2ωM,即欠采样),信号的频谱将发生混叠,如图3所示。所以如果要完整地恢复信号,必须保证足够的采样点。 2 多片ADC采样方式 单片A
所属分类:
其它
发布日期:2021-01-19
文件大小:308224
提供者:
weixin_38699352
时钟分配芯片在调整并行数据采集中的作用
1 经典采样理论 模拟世界与数字世界相互转换的理论基础是抽样定理。抽样定理告诉我们,如果是带限的连续信号,且样本取得足够密(采样率ωs≥2ωM),那么该信号就能地由其样本值来表征,且能从这些样本值完全恢复出原信号。连续时间冲激串抽样如图1所示,其时域波形和相应的频谱如图2所示。 根据采样定理,如果样本点取得不足(ωs<2ωM,即欠采样),信号的频谱将发生混叠,如图3所示。所以如果要完整地恢复信号,必须保证足够的采样点。 2 多片ADC采样方式 单片A
所属分类:
其它
发布日期:2021-01-19
文件大小:260096
提供者:
weixin_38653687
低成本、8通道、同步采样数据采集系统设计
电路功能与优势 对于要求宽动态范围的低成本、高通道数应用,片内集成14位SAR ADC的8通道集成数据采集系统(DAS) AD7607 可以用来有效实现超过80 dB的动态范围。 DAS的典型应用是电力线测量和保护设备,其中必须对多相输配电网络的大量电流和电压通道进行同时采样。 许多低压电力线测量和保护系统不需要全部的16位ADC分辨率(例如AD7606 DAS所提供的分辨率),但仍然需要80 dB以上的动态范围,以便捕捉欠压/欠流和过压/过流条件。此外还需要同步采样能力,以便
所属分类:
其它
发布日期:2021-01-19
文件大小:534528
提供者:
weixin_38621272
«
1
2
»