您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 三位数字电容表说明书

  2. 课 程 设 计 任 务 书 课程设计题目 三位数电容表 功能 技术指标 设计一个电路简洁、精度高及测量范围宽的电容表,将待测电容的电容值显示到数码管,可显示 三位数字 工作量 适中 工作计划 3月8日 查资料,分析原理 3月9日 画原理图,列元器件表 3月11日 购买元器件 3月12日 安装电路 3月14日 电路调试 3月19日 结题验收 3月20日 撰写说明书 3月25日 交说明书并准备答辩 3月26日 答辩 指导教师评语 指导教师: 2010年3月 23日 目录 第1章 绪论 1 1.1设
  3. 所属分类:C

    • 发布日期:2010-04-13
    • 文件大小:563200
    • 提供者:shijincan
  1. 春光系统修改器

  2. 春光系统修改器V7 解压即可使用。包含禁用各种菜单、查看密码、更改win7启动菜单、引导区修改、击键记录器、解除灰按钮、视频捕获、网络监听等、实在是一个不可多得的多功能系统工具。
  3. 所属分类:桌面系统

    • 发布日期:2014-04-21
    • 文件大小:4194304
    • 提供者:qq_14828105
  1. Proteus仿真—40个单片机初学程序.

  2. 1. 闪烁灯 1.  实验任务 如图4.1.1所示:在P1.0端口上接一个发光二极管L1,使L1在不停地一亮一灭,一亮一灭的时间间隔为0.2秒。 2.  电路原理图 图4.1.1 3.  系统板上硬件连线 把“单片机系统”区域中的P1.0端口用导线连接到“八路发光二极管指示模块”区域中的L1端口上。 4.  程序设计内容 (1). 延时程序的设计方法 作为单片机的指令的执行的时间是很短,数量大微秒级,因此,我们要求的闪烁时间间隔为0.2秒,相对于微秒来说,相差太大,所以我们在执行某一指令时,插
  3. 所属分类:硬件开发

    • 发布日期:2009-04-13
    • 文件大小:5242880
    • 提供者:q123456qpf
  1. ATmega16 中文手册.PDF

  2. 具有 16KB 系统 内可编程 的 8 位 微控制器;ATmega16 ATmega16LATmega16(L) 综述 ATmega16是基于增强的 AVR RISC结构的低功耗8位CMOS微控制器。由于其先进的指 合集以及单时钟周期指合执行时间, ATmega16的数据吞吐率高达1 MIPS/MHz,从而可 以缓减系统在功耗和处理速度之间的矛盾。 方框图 Figure2.结构框图 -------- 个m 2466G-AVR-10/03 AVR内核具有丰富的指合集和32个通用工作寄存器。所有
  3. 所属分类:专业指导

    • 发布日期:2019-10-08
    • 文件大小:2097152
    • 提供者:sinat_17108685
  1. aoni奥尼ANC酷逸摄像头驱动

  2. 此款驱动是奥尼ANC酷逸HD720P摄像头驱动官方最新版,奥尼ANC酷逸高清摄像头不仅仅是普通电脑摄像头,更是智能电视摄像头,采用螺丝锁多功能底座,适用于不同厚度的电脑显示器和液晶电视显示屏。产品特色:·百万像素CMOS高感光芯片;·HD 720P高清画质;·零噪,欢迎下载体验
  3. 所属分类:其它

    • 发布日期:2020-07-10
    • 文件大小:12582912
    • 提供者:weixin_38672840
  1. 基于74hc595和74hc138的16x40点阵显示

  2. 作者:廖基鑫 桂林电子科技大学 一、 电路原理图。 (1)输入输出口 JP1 为输入口,JP2为输出口(为串联下一块点阵),245为电平转换。 (2)行控制端电路 有2块3-8译码器组成4-16译码器。将A,B,C,D,接入一个8位I/O口,直接对I/O口赋值。 (3)行写入端电路 二、74HC595介绍。 74HC595 是一款漏极开路输出的CMOS 移位寄存器,输出端口为可控的三态输出 端,亦能串行输出控制下一级级联芯片。 10 脚 SCLR 移位寄存器清
  3. 所属分类:其它

    • 发布日期:2020-07-14
    • 文件大小:792576
    • 提供者:weixin_38680393
  1. 一种基于FPGA 的嵌入式块SRAM 的设计

  2. 文章中提出了一种应用于FPGA 的嵌入式可配置双端口的块存储器。该存储器包括与其他电路的布线接口、可配置逻辑、可配置译码、高速读写电路。在编程状态下,可对所有存储单元进行清零,且编程后为两端口独立的双端存储器。当与FPGA 其他逻辑块编程连接时,能实现FIFO 等功能。基于2.5V 电源电压、chart 0.22 μm CMOS 单多晶五铝工艺设计生产,流片结果表明满足最高工作频率200MHz,可实现不同位数存储器功能。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:270336
    • 提供者:weixin_38668225
  1. EDA/PLD中的一种基于FPGA 的嵌入式块SRAM 的设计

  2. 摘 要:文章中提出了一种应用于FPGA 的嵌入式可配置双端口的块存储器。该存储器包括与其他电路的布线接口、可配置逻辑、可配置译码、高速读写电路。在编程状态下,可对所有存储单元进行清零,且编程后为两端口独立的双端存储器。当与FPGA 其他逻辑块编程连接时,能实现FIFO 等功能。基于2.5V 电源电压、chart 0.22 μm CMOS 单多晶五铝工艺设计生产,流片结果表明满足最高工作频率200MHz,可实现不同位数存储器功能。   1 引言   对于逻辑芯片的嵌入存储器来说,嵌入式SRAM
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:269312
    • 提供者:weixin_38683848
  1. 嵌入式系统/ARM技术中的一种嵌入式高性能比较器

  2. 摘要:针对一款嵌入式10位逐次逼近型A/D转换器,我们设计出一种低功耗高精度的比较器。该比较器采用多级结构,其中前三级是带有正反馈的差分放大器,而后三级则是简单的反相器。此外,我们在电路中引入输入失调校准和输出失调校准的混合技术,以及实现自清零的电路技术。该比较器还采用SMIC 0.25μm CMOS工艺模型,在2.5V电源电压下,我们使用HSPICE仿真的结果表明:其比较精度可达到0.2 mV、速度为20MHz,而功耗仅为8μW。   1 引言   按一般原理,比较器将输入信号进行比较,得
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:243712
    • 提供者:weixin_38717870
  1. 一种基于FPGA 的嵌入式块SRAM 的设计

  2. 摘 要:文章中提出了一种应用于FPGA 的嵌入式可配置双端口的块存储器。该存储器包括与其他电路的布线接口、可配置逻辑、可配置译码、高速读写电路。在编程状态下,可对所有存储单元进行清零,且编程后为两端口独立的双端存储器。当与FPGA 其他逻辑块编程连接时,能实现FIFO 等功能。基于2.5V 电源电压、chart 0.22 μm CMOS 单多晶五铝工艺设计生产,流片结果表明满足工作频率200MHz,可实现不同位数存储器功能。   1 引言   对于逻辑芯片的嵌入存储器来说,嵌入式SRAM 是
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:356352
    • 提供者:weixin_38744270