您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 讲解DSP的C语言编程

  2. DSP生产厂商及第三方为DSP软件开发提供了C编译器,使得利用高级语言实现DSP程序的开发成为可能。在TI公司的DSP软件开发平台CCS中,又提供了优化的C编译器,可以对C语言程序进行优化编译,提高程序效率,目前在某些应用中C语言优化编译的结果可以达到手工编写的汇编语言效率的90%以上。
  3. 所属分类:C

    • 发布日期:2010-09-09
    • 文件大小:391168
    • 提供者:dgtgstdj
  1. DSP环境下C语言编程的优化实现.pdf

  2. DSP环境下C语言编程的优化实现 重点讨论了用c语言进行DSP软件设计是的一些常用的编程优化策略,旨在实现代码的高效和运算速度的提高。
  3. 所属分类:C

    • 发布日期:2011-01-09
    • 文件大小:302080
    • 提供者:quankun
  1. dsp编程优化

  2. dsp编程优化方法选用C编译器提供的优化选项等各种DSP优化方法。
  3. 所属分类:嵌入式

    • 发布日期:2012-11-03
    • 文件大小:56320
    • 提供者:xrh003
  1. C6000 优化策略_简略

  2. TI C6000系列DSP编程优化简略. C6000系列使用C语言进行编程,但其编程时需要充分考虑不同DSP芯片的结构特点,所以通用C程序在DSP上执行效率很差。编程优化简略提供了基本的C代码在DSP上实现的方法,适合初学者使用
  3. 所属分类:硬件开发

    • 发布日期:2014-09-14
    • 文件大小:1048576
    • 提供者:david1019
  1. DSP编程技巧

  2. 关于TIDSP的一些编程技巧,包括编译器的选项、代码的优化、库文件的使用、代码实现标准、实时运行环境等等
  3. 所属分类:嵌入式

    • 发布日期:2015-10-20
    • 文件大小:15728640
    • 提供者:zengyubo00
  1. TI的C66x-DSP处理器优化技巧

  2. 针对TI的C6000系列,或者TI的SOC芯片上面集成的C6000DSP,说明如何进行编程和优化,使得代码高效率、充分发挥硬件的性能。(总共包含3个说明文档)
  3. 所属分类:硬件开发

    • 发布日期:2017-03-14
    • 文件大小:2097152
    • 提供者:heminzheng2008
  1. 3G测试系统中的Viterbi译码及其DSP实现及优化

  2. 本文介绍了一种用于测试TD-SCDMA手机终端测试平台中的关键技术——Viterbi译码。研究用约束度K=9的卷积编码和最大似然Viterbi译码的差错控制方案,在Viterbi译码算法中,提出了原位运算度量、保存路径转移过程和循环存取幸存路径等方法,能有效地减少存储量、降低功耗,使得K=9的Viterbi译码算法可在CCS集成环境平台和TMS320C55X DSP芯片上实现,其性能指标符合3GPP通信协议标准要求,文中给出了适用于DSP编程的算法,给出了DSP具体实现,同时给出了硬件的仿真结果
  3. 所属分类:其它

    • 发布日期:2020-03-04
    • 文件大小:1048576
    • 提供者:weixin_38697979
  1. DSP编程技巧之:代码优化必须考虑的问题

  2.  前面我们提到了使用编译器的优化选项进行不同级别的代码优化的方法。俗话说“好马配好鞍”,即使我们有了强大的代码优化工具,使得我们书写的符合ANSI/ISO C/C++的代码能被高效执行,我们在写代码时也要考虑到一些必要的原则,从而既能实现代码的优化,也能保证代码的安全,使得优化操作不会让我们的代码产生预期之外的结果。下面我们就来看一下在使用代码优化时,必须考虑的五大问题。
  3. 所属分类:其它

    • 发布日期:2020-07-20
    • 文件大小:69632
    • 提供者:weixin_38652270
  1. TMS320C66x汇编语言的DSP代码优化技术

  2. 随着主频的不断增加及多核处理器的出现,DSP运算量也不断地提高,但是从系统集成度的提高和成本角度考虑,仍然需要对C语言代码进行优化以提高效率。介绍了TMS320C66x汇编和流水线技术,阐述了在CCS编译器的实时运行环境下,编程需要注意的有关问题,以及如何利用流水线技术提高DSP的处理效率。
  3. 所属分类:其它

    • 发布日期:2020-07-26
    • 文件大小:98304
    • 提供者:weixin_38675967
  1. DSP编程技巧使用代码优化时必须考虑的五大问题

  2. 本文主要介绍的是在使用代码优化时,必须考虑的五大问题。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:70656
    • 提供者:weixin_38745859
  1. DSP编程技巧之:使用代码优化时必须考虑的五大问题

  2. 前面我们提到了使用编译器的优化选项进行不同级别的代码优化的方法。俗话说“好马配好鞍”,即使我们有了强大的代码优化工具,使得我们书写的符合ANSI/ISO C/C++的代码能被高效执行,我们在写代码时也要考虑到一些必要的原则,从而既能实现代码的优化,也能保证代码的安全,使得优化操作不会让我们的代码产生预期之外的结果。下面我们就来看一下在使用代码优化时,必须考虑的五大问题。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:71680
    • 提供者:weixin_38746018
  1. DSP编程技巧之11-揭开编译器神秘面纱之文件、目录与扩展名

  2. 前面讲了很多次和优化、汇编这些相关的选项,如果以前接触这些概念少的话,难免是云里雾里迷惑半天,需要多多练习、尝试才能加深理解。所以这次换一些容易理解的,包括文件类型、目录结构、扩展名等。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:128000
    • 提供者:weixin_38605144
  1. DSP编程技巧之4---揭开编译器神秘面纱之高级程序优化

  2. 如果我们想了解优化过程中产生和使用的更多信息的话,对于DSP本身而言,它的一些其它特性对于程序的运行性能也是非常关键的,此时在基本的优化选项基础上,我们又要注意一下高级的优化选项的影响。例如,某些汇编指令在做诸如FFT变化的时候能够成倍的提高效率,所以开启高级优化选项使得编译器有针对性地生成相关的指令就非常重要。下面我们看一下编译器的高级优化选项有哪些。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:427008
    • 提供者:weixin_38623819
  1. DSP编程技巧之3:揭开编译器神秘面纱之程序优化

  2. 在二三十年前人们刚开始使用C语言代替汇编进行开发的时候,因为当初的处理器/控制器性能很弱,而编译器的能力也有限,所以形成了一些C语言编程效率不高的印象。但是今天的硬件性能已经非常强大,而编译器的能力也是日新月异,如果我们不熟练掌握汇编编程中的一些关键技术,编写的汇编代码的效率已经很难超过编译器从C语言转换出来的汇编代码了。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:361472
    • 提供者:weixin_38690376
  1. DSP编程技巧之1:聊一聊编译流程

  2. 接下来我们就聊一聊DSP编程技巧里面有关编译技巧的一些问题,具体的分类包括编译器的选项、代码的优化、库文件的使用、代码实现标准、实时运行环境等等;了解了这些具体的问题,对于解决在编译和链接程序的时候经常遇到的让人摸不着头脑的警告和错误也是很有帮助的;因为程序的语法错误很容易被编译器发现并定位到具体的代码中,而链接器输出的那些莫名其妙的警告是很难定位的,如果理解了编译流程中各个环节······
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:184320
    • 提供者:weixin_38649356
  1. DSP编程技巧之15-使用代码优化时必须考虑的五大问题

  2. 俗话说“好马配好鞍”,即使我们有了强大的代码优化工具,使得我们书写的符合ANSI/ISO C/C++的代码能被高效执行,我们在写代码时也要考虑到一些必要的原则,从而既能实现代码的优化,也能保证代码的安全,使得优化操作不会让我们的代码产生预期之外的结果。下面我们就来看一下在使用代码优化时,必须考虑的五大问题。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:74752
    • 提供者:weixin_38688890
  1. 单片机与DSP中的dsp编程优化方法

  2. 工作阶段:     工作流程一般分为三个阶段。   阶段一:直接按照需要用C语言实现功能。在实际的DSP应用中,许多算法都是非常复杂,直接用汇编代码编写,虽然优化效率很高,可是实现的难度却很大,所以一般都采用先用C语言来实现,然后编译运行,利用C64X开发环境的profile?clock工具测试程序运行时间,若不能满足要求,则进行第二阶段。   阶段二:C语言级的优化。选择C64X开发环境提供的优化方式以及充分运用其他技巧,优化C代码,若还不能满足效率要求,则进行第三步。   阶段三:汇编级
  3. 所属分类:其它

    • 发布日期:2020-11-18
    • 文件大小:114688
    • 提供者:weixin_38608379
  1. 单片机与DSP中的赛灵思宣布交付高性能DSP平台——VIRTEX-5 SXT FPGA..

  2. 赛灵思公司(Xilinx, Inc. )日前宣布开始向市场交付针对高性能数字信号处理(DSP)而优化的65nm Virtex-5 SXT现场可编程门阵列(FPGA)器件的首批产品。SXT平台创造了DSP性能的行业新纪录——550MHz下性能达352 GMAC,而且动态功率较上一代90nm器件相比降低35%。此外,SXT平台还是第一个集成了串行收发器的DSP优化的FPGA产品系列。       通过三款可满足下一代无线和视频应用对超高DSP带宽和更低系统成本要求的新器件,Virtex-5 SX
  3. 所属分类:其它

    • 发布日期:2020-12-03
    • 文件大小:94208
    • 提供者:weixin_38677227
  1. 单片机与DSP中的赛灵思VIRTEX-5 SXT FPGA在550MHz下性能达352GMAC

  2. 可编程解决方案厂商赛灵思公司(Xilinx)日前宣布开始向市场交付针对高性能数字信号处理(DSP)而优化的65nm Virtex-5 SXT现场可编程门阵列(FPGA)器件的首批产品。SXT平台创造了DSP性能的行业新纪录——550MHz下性能达352GMAC,而且动态功率较上一代90nm器件相比降低35%。此外,SXT平台还是第一个集成了串行收发器的DSP优化的FPGA产品系列。       增强DSP模块和高速串行连接提供最高的DSP性能       Virtex-5 SXT平台为无线W
  3. 所属分类:其它

    • 发布日期:2020-11-27
    • 文件大小:79872
    • 提供者:weixin_38610012
  1. 新型32位DSP处理器优化嵌入式控制应用开发

  2. 新型应用要求越来越高,这也使设计人员必须以更少的资源完成更多的工作,将多种功能集成到同一处理器中,并优化系统成本。市场上目前有多种控制器解决方案竞相展露各自优势,希望获得设计人员的重视。传统方法是采用ASIC实现最低芯片成本与足够的性能。但ASIC方法设计周期长,还要进行深亚微米设计,成本相当高。32位可编程处理器解决方案在性能、设计费用与产品上市时间等方面有望胜过ASIC方法。新型32位控制器可实现高水平的CPU性能、外围元器件与模拟集成,有助于达到真正意义上的系统级芯片(SoC)目标,并能进
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:144384
    • 提供者:weixin_38628990
« 12 3 4 5 6 7 8 9 10 »