您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 《TMS320X281xDSP应用系统设计》光盘资料

  2. Chapter2 IQmath应用实例系统文件IQmath_example 02 C2000软件开发基础.doc 例1、SCI寄存器的宏定义 例2、采用宏定义方法访问SCI寄存器 例3、SCI寄存器文件结构定义 例4、SCI寄存器文件结构变量 例5、将变量分配到数据段 例6、将数据段映射到寄存器对应的存储空间 例7、通信控制器和控制寄存器1的位定义 例8、通信控制器和控制寄存器1的共同体定义 例9、使用共同体定义寄存器文件结构体 例10、在C/C++中使用位区操作寄存器 例11、TMS320X
  3. 所属分类:硬件开发

    • 发布日期:2010-03-24
    • 文件大小:980992
    • 提供者:qinweinwpu
  1. DSP控制器原理及其在运动控制系统中的应用.pdf

  2. 为了满足高性能运动控制系统的开发需要,结合工程上的实际应用,本书介绍了数字信号处理器的发展概况和美国德州仪器(TI)等公司生产的DSP芯片的特点,以及运动控制系统的发展概况,并对现有的系统实现方法作了对比;在此基础上,详细介绍了TI公司生产的TMS320x24x系列DSP控制器的芯片结构、功能外设、指令系统、集成开发环境和系统开发、调节工具等内容;通过对无刷直流电动机控制器、交流伺服电动机控制器等实现方案的设计思路和程序代码的翔实介绍,对利用x24x系列DSP控制器进行系统开发过程中出现的主要
  3. 所属分类:硬件开发

    • 发布日期:2010-05-31
    • 文件大小:12582912
    • 提供者:hzvulture
  1. dsp2812中文数据手册

  2. 1 TMS320F281x,TMS320C281x DSP 1.1 特性 1234 • 高性能静态CMOS 技术• 时钟和系统控制 – 150MHz(6.67ns 周期时间) – 支持动态锁相环(PLL) 比率变化 – 低功耗(135MHz 时为1.8V 内核电压– 片载振荡器 150MHz 时为1.9V 内核电压,3.3V I/O)设计– 安全装置定时器模块 • JTAG 边界扫描支持(1) • 三个外部中断 • 高性能32 位CPU ( TMS320C28x™) • 可支持45 个外设中断
  3. 所属分类:硬件开发

    • 发布日期:2015-05-07
    • 文件大小:2097152
    • 提供者:qq_27997289
  1. 基于DSP的软件锁相环的实现

  2. 针对传统锁相环存在硬件电路复杂、易受外界环境干扰及锁相精度不高等问题,介绍了一种基于数字处理器TMS320F2812实现对电网电压软件锁相功能的设计方案,并给出了过零检测电路和部分软件设计流程图。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:314368
    • 提供者:weixin_38649315
  1. 基于DSP Builder的带宽自适应全数字锁相环的设计

  2. 本文采用一种基于比例积分(PI)控制算法的环路滤波器应用于带宽自适应的全数字锁相环,建立了该锁相环的数学模型,并分析该锁相环的各项性能指标和设计参数之间的关系。利用DSPBuilder直接对得到的锁相环数学模型在Matlab/Simulink环境下进行系统级的建模,并进行计算机仿真,同时将建立的模型文件转换成VHDL程序代码,在QuartusⅡ软件中进行仿真验证,并用FPGA予以实现。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:549888
    • 提供者:weixin_38618540