您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA技术多功能数字钟系统的设计

  2. 本设计为通过EDA仿真软件MAX+PLUSII设计一个多功能数字钟,并下载到硬件中实现。本系统的设计电路由计时电路、动态显示电路、闹钟电路、控制电路、显示电路等部分组成。本系统采用动态显示的原理在数码管上显示12小时计时的时刻,具有清零、保持、校时、报时的功能,并在此基础上增加了闹铃、秒表、12小时制计时、A/P显示等功能。
  3. 所属分类:嵌入式

    • 发布日期:2009-05-15
    • 文件大小:521216
    • 提供者:liujilong8
  1. 基于FPGA的数字钟设计报告

  2. EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL语言在EDA平台上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒,另外还具有校时功能和闹钟功能。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数和设置程序模块、比较器程序模块、三输入数据选择器程序模块、译码显示程序模块和拼接程序模块。并且使用QuartusII软件进行电路波形仿真,下载到EDA实验箱进行验证。该设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VH
  3. 所属分类:硬件开发

    • 发布日期:2009-06-10
    • 文件大小:540672
    • 提供者:shiyun123
  1. EDA交通灯、数字钟设计

  2. 这是用MAX-II软件,VHDL语言编写的交通灯及数字钟程序,同时还附有设计报告。
  3. 所属分类:交通

    • 发布日期:2009-07-02
    • 文件大小:482304
    • 提供者:runmon
  1. EDA实验程序(多功能数字钟)

  2. 该数字钟可以实现12、24制计时转换,整点报时,状态控制,调时调分,等等
  3. 所属分类:专业指导

    • 发布日期:2009-11-18
    • 文件大小:1048576
    • 提供者:hee0902
  1. EDA数字钟(定时器、整点报时)代码

  2. EDA数字钟,完成定时器,整点报时,闹钟等等功能。
  3. 所属分类:C/C++

    • 发布日期:2010-03-16
    • 文件大小:8192
    • 提供者:sapphirehw
  1. 基于EDA的数字钟设计

  2. 包含校时、整点报时、闹钟设定等功能。包括原理图,VHDL源程序,整体测试结果,课程设计心得体会
  3. 所属分类:专业指导

    • 发布日期:2010-04-17
    • 文件大小:268288
    • 提供者:linlin0307
  1. 数字电路课程设计-数字钟课程设计

  2. 数电、模电、MATLAB、EDA、高频、晶体管、等 通信 ,电子类等各类课程设计资料。QQ:243649125
  3. 所属分类:其它

    • 发布日期:2010-06-14
    • 文件大小:20480
    • 提供者:tangyanyu111
  1. vhdl数字钟的设计

  2. 摘 要 4 Abstract 5 第一章 电子设计自动化(EDA)发展概述 6 1.1什么是电子设计自动化(EDA) 6 1.2 EDA的发展历史 6 第二章VHDL简介 8 2.1 硬件描述语言VHDL 8 2.2 VHDL的组成 8 2.3 程序包(Package) 8 2.4 库(Library) 9 2.5 VHDL运算符 9 2.6 VHDL数据对象 9 2.7 VHDL常用语句 10 2.8 元件声明及元件例化 10 2.9 配置(Configuration) 11 2.10子程序
  3. 所属分类:嵌入式

    • 发布日期:2010-08-07
    • 文件大小:201728
    • 提供者:feiyue165
  1. EDA设计——数字钟设计

  2. EDA设计——数字钟设计 设计一个数字计时器,可以完成0分00秒~9分59秒的计时功能,并在控制电路的作用下具有开机清零、快速校分、整点报时功能。
  3. 所属分类:专业指导

    • 发布日期:2010-12-11
    • 文件大小:611328
    • 提供者:daisuguan
  1. EDA实验之数字钟

  2. 经过本人的调试和运用,可以实现数字钟的基本功能如计时、调时,整点报时等!且程序简单易懂,模拟输出波形较好
  3. 所属分类:其它

    • 发布日期:2011-12-09
    • 文件大小:2097152
    • 提供者:liufan164810
  1. EDA FPGA 数字钟

  2. 利用QuartusII与FPGA,制作数字钟。数字钟由分频模块,计数模块、显示模块、报时模块等几部分构成,数字钟的时、分、秒由一个24进制计数器(00-23),两个60进制计数器(00-59)级联构成。以10进制计数器74160来实现时间计数单元的计数功能。利用一片7447,采用分时复用方式,连接LED数码管显示。
  3. 所属分类:专业指导

    • 发布日期:2012-04-10
    • 文件大小:585728
    • 提供者:wmbread
  1. EDA数字钟设计

  2. 数字钟课程设计,系统设计采用自顶向下设计方法,由时钟分频部分、计时部分、按键部分调时部分和显示部分五个部分组成。
  3. 所属分类:其它

    • 发布日期:2013-01-02
    • 文件大小:149504
    • 提供者:yuguangnishi
  1. 数字钟实习报告

  2. 本设计主要利用verilog语言在EDA平台上设计一个电子数字钟,它的计时为24小时小时制,显示满刻度为23时59分59秒,另外还具有校时功能。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数和校时程序模块、数据选择器程序模块、显示程序模块等。并且使用QUARTUS II软件进行电路波形仿真,下载到电路板进行验证。
  3. 所属分类:其它

    • 发布日期:2013-11-20
    • 文件大小:934912
    • 提供者:u012895686
  1. EDA课设-数字钟

  2. EDA课设-数字钟、音乐播放器和电梯源程序__仿真图
  3. 所属分类:硬件开发

    • 发布日期:2014-04-27
    • 文件大小:359424
    • 提供者:m20104600
  1. 用VHDL语言写的EDA数字钟

  2. 1、设计一个能显示1/10秒、秒、分、时的12小时数字钟。 2、熟练掌握各种计数器的使用。 3、能用计数器构成十进制、六十进制、十二进制等所需进制的计数器。 4、能用低位的进位输出构成高位的计数脉冲。
  3. 所属分类:专业指导

    • 发布日期:2008-12-12
    • 文件大小:94208
    • 提供者:withwindcool
  1. 基于EDA数字钟设计报告

  2. 1题目分析 1.1 设计要求(数字钟的功能) (1)具有秒、分、时技术显示功能,且以24小时循环计时; (2)具有清零功,且能调时、调分; (3)具有整点报警功能,并且在报警过程中能中断报警。 根据以上功能要求,可设计以下的功能方块图: 1.2功能要求分析 根据以上数字钟的功能要求,需要完成以下几个部分: (1)时钟模块:由试验箱内部时钟提供,对计数器提供计数时钟信号; (2)秒钟模块:对秒进行60进制循环计数,并向分钟产生进位,同时具有调分功能; (3)分钟模块:对分进行60进制循环计数,并
  3. 所属分类:其它

    • 发布日期:2008-12-23
    • 文件大小:2097152
    • 提供者:dongxiaoyao
  1. eda课设 数字钟

  2. 这是我们课设做的数字钟的文件 有60、24计数器和分频器的VHDL语言设计,仅供同志们参考
  3. 所属分类:专业指导

    • 发布日期:2009-01-07
    • 文件大小:492544
    • 提供者:tiankeke1986
  1. EDA 数字钟

  2. 该数字钟可以实现3个功能:计时功能、整点报时功能和重置时间功能
  3. 所属分类:硬件开发

    • 发布日期:2018-02-11
    • 文件大小:163840
    • 提供者:xiaosidi
  1. 基于eda技术的数字钟设计方案

  2. 为使数字钟从电路设计、性能分析到设计出pcb版(即印制电路版)图的整个过程能够在计算机上自动处理完成,从而缩短设计周期、提高设计效率、战小设计风险。本系统基于eda技术的设计方法,提出一种采用p-mos大规模集成电路lm8560作为计数译码的石英数字钟的设计方案,在prote199se软件平台下创建原理图和绘制印制电路版,实现了基本计时显示和设置、调整时间和闹钟等功能,最后组装出一个完整的数字钟。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:92160
    • 提供者:weixin_38553648
  1. 基于EDA技术的数字钟设计与实现

  2. 摘要:为使数字钟从电路设计、性能分析到设计出PCB版(即印制电路版)图的整个过程能够在计算机上自动处理完成,从而缩短设计周期、提高设计效率、战小设计风险。本系统基于EDA技术的设计方法,提出一种采用P-MOS大规模
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:248832
    • 提供者:weixin_38669618
« 12 3 »