点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - fpga主机
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
用FPGA实现PS/2鼠标接口
用FPGA实现PS/2鼠标接口,鼠标左键按下时十字形鼠标图象的中间方块改变颜色,右键按下时箭头改变颜色。PS/2鼠标接口采用一种双向同步串行协议,即每在时钟线上发一个脉冲,就在数据线上发送一位数据。在相互传输中,主机拥有总线控制权,即它可以在任何时候抑制鼠标的发送,方法是把时钟线一直拉低,鼠标就不能产生时钟信号并发送数据。在两个方向的传输中,时钟信号都由鼠标产生,主机不产生通信时钟信号。
所属分类:
硬件开发
发布日期:2013-04-21
文件大小:45056
提供者:
u010396753
基于UCOS的嵌入式系统的应用-通过LWIP实现了主机和一个FPGA开发板DE2的数据通信(刚调试通过)
基于UCOS的嵌入式系统的应用-通过LWIP实现了主机和一个FPGA开发板DE2的数据通信(刚调试通过)
所属分类:
硬件开发
发布日期:2013-09-07
文件大小:15728640
提供者:
originator
基于FPGA实现ata协议
这是一篇硕士论文,在设备端采用FPGA实现了ata协议,构成了一个ata接口的硬盘系统,主机可以通过ata接口与之传输数据。 注意:这不是现在流行的SATA协议,并且是在设备端,而不是在主机端实现的。 请谨慎下载。
所属分类:
硬件开发
发布日期:2016-07-07
文件大小:2097152
提供者:
wowaigong
FPGA与多核DSP图像处理系统的设计与实现.pdf
数字图像处理技术,在整个信息处理技术中,占据着非常重要的地位。现如今,随 着超大规模集成电路设计工艺的高速发展,具备极高运算能力的先进处理器纷纷出 现,使得高分辨率、高帧率图像数据的实时处理,成为了可能。实时图像处理技术, 尤其是基于多核DSP+FPGA架构的实时图像处理技术,因为该种方案本身所具有种 种优点,又成为了现今各项图像处理新技术研究中的备受关注的焦点。 作者在本文中设计并实现了一种基于XILINX V6系列FPGA和TI TMS320C6657 双核DSP的实时图像处理系
所属分类:
硬件开发
发布日期:2020-01-27
文件大小:7340032
提供者:
drjiachen
基于FPGA的SPI主机实现
SPI是常用的板级通信协议,在FPGA板级通信中,许多重要的从器件都对SPI协议有所支持。因此,掌握SPI通信的FPGA片上实现对于FPGA工程开发具有重要的意义。本文设计了一个基于SPI模式0的主机通信控制器,系统性阐明了SPI设计的全流程。
所属分类:
硬件开发
发布日期:2020-01-14
文件大小:7168
提供者:
qq_43650722
基于FPGA+ARM的数据采集系统设计
设计了基于FPGA 与ARM 芯片的数据采集系统,FPGA 负责控制A/D 转换器,保证了采样精度与处理速度,ARM 负责逻辑控制及与上位机交互的实现,并将采集到的数据通过USB 高速上传至主机进行实时处理。对模拟数据采集的测试结果达到了较高的采样精度和速度,验证了整个系统的高速性和可行性。
所属分类:
其它
发布日期:2020-07-14
文件大小:208896
提供者:
weixin_38651468
基于IP核的PCI接口FPGA设计实现
采用IP核的设计方法,将外设组件互连标准(PCI)总线接口与具体功能应用集成在一个FPGA上芯片, 提高了系统的集成度。在对PCI IP核进行概述的基础上,介绍了IP核的设计方法,实现了PCI总线接口,并设计DMA 控制器解决了接口和主机间的数据传输瓶颈问题,最后说明了驱动程序的设计方法。通过在PCI机箱的实验测试,设计在功能和时序上均符合PCI技术规范,而且硬件工作稳定可靠,达到预期目标。
所属分类:
其它
发布日期:2020-07-31
文件大小:100352
提供者:
weixin_38705762
FPGA和嵌入式处理器实现低成本智能显示模块
本文通过在低成本系统体系结构中采用彩色TFT,汽车电子设计人员能够为市场带来一系列在视觉和功能上都非常引人注目的实际应用。采用模块化扩展方法开发的Thomas II电路板基于引脚数较少的低成本FPGA,为这些应用的实现提供了平台。相应的设计软件和工具不但加速了开发过程,而且还保持了GUI设计的完整性。此外,一片FPGA集成了各种功能,不需要改变主机体系结构和系统设计。
所属分类:
其它
发布日期:2020-08-07
文件大小:95232
提供者:
weixin_38748718
基于FPGA的串行外围接口SPI设计与实现
绍了SPI 总线的结构和工作原理,对4 种工作模式的异同进行了比较,并着重分析了SPI 总线的工作时序。利用Verilog 硬件描述语言编写出SPI 总线的主机模块,经ModelSim 仿真得出相应的仿真波形。根据仿真波形分析,所设计的SPI 主机模块的功能是正确的。最后在Xilinx ISE 中对该模块进行综合与实现,并在FPGA 上完成了下载与验证。
所属分类:
其它
发布日期:2020-08-08
文件大小:291840
提供者:
weixin_38623272
基于FPGA的虚拟现实定位系统设计(二)
虚拟现实技术是目前计算机信息科学中的前沿学科,文中设计了一种以FPGA 为核心的数据采集处理系统.利用HMC5883L和ADXL345对虚拟场景中物体的方位和朝向进行确定并通过以太网给虚拟场景主机发送数据.整个系统以FPGA作为主控制器,配以传感器数据采集,内部FIFO存储,以太网高速传输,从而把定位系统参数实时传送到上位机中,具有传输速度快.实时性等优点,实现了虚拟现实高精度定位的功能.
所属分类:
其它
发布日期:2020-08-27
文件大小:320512
提供者:
weixin_38545959
基于FPGA的虚拟现实定位系统设计(一)
虚拟现实技术是目前计算机信息科学中的前沿学科,文中设计了一种以FPGA 为核心的数据采集处理系统.利用HMC5883L和ADXL345对虚拟场景中物体的方位和朝向进行确定并通过以太网给虚拟场景主机发送数据.整个系统以FPGA作为主控制器,配以传感器数据采集,内部FIFO存储,以太网高速传输,从而把定位系统参数实时传送到上位机中,具有传输速度快.实时性等优点,实现了虚拟现实高精度定位的功能.
所属分类:
其它
发布日期:2020-08-27
文件大小:114688
提供者:
weixin_38684328
基于DSP和FPGA的实时图像采集处理系统的设计
针对目前对图像采集处理系统的高速性和便携性的要求,设计了一套基于DSP、FPGA和ARM9的实时图像采集处理系统。该系统主要利用FPGA的SoPC系统定制NiosⅡ软核处理器及相关外设IP核来完成图像数据的采集和存储。DSP通过EMIF接口和EDMA接口完成数据的搬移和图像处理的算法。ARM作为主机,通过HPI接口与DSP进行数据通信。
所属分类:
其它
发布日期:2020-08-31
文件大小:318464
提供者:
weixin_38645133
NI矢量信号收发器的FPGA编程
LabVIEW项目样例包含了基于仪器设计库的相关主机和FPGA代码,提供了开发各种应用所需要的模板。另外,NI-RFSA和NI-RFSG仪器驱动 还支持VST仪器驱动FPGA扩展,使VST FPGA源代码完美适合具体应用。
所属分类:
其它
发布日期:2020-08-30
文件大小:873472
提供者:
weixin_38712416
基于FPGA的车电总线接口技术研究
CAN总线是一种有效地支持分布式控制或者实时控制的串行通信网络,具有多主机、高性能以及高可靠性。然而随着汽车电子技术的发展,早期的CAN总线已经不能很好地解决众多电子设备之间的实时通信问题。
所属分类:
其它
发布日期:2020-08-30
文件大小:629760
提供者:
weixin_38660295
FPGA发展的下一个阶段——SoC
在系统设计领域,FPGA悄然向下一阶段发展。使用最先进的CMOS技术,FPGA的逻辑密度和速度足以在一个芯片中实现CPU内核及其外设。Altera发布了Nios,这一RISC CPU内核针对FPGA进行了优化,合作伙伴也开发了在FPGA中实现的其他流行CPU内核。Avalon是一种多主机总线体系结构,适用于CPU和芯片系统之间的可编程逻辑规范互联。
所属分类:
其它
发布日期:2020-08-29
文件大小:145408
提供者:
weixin_38738189
通信与网络中的手把手教你FPGA与RT以及Host端通信
在ECM中,会涉及到FPGA、RT以及主机,那么三者之间是如何进行数据流的传输呢?本文将以cRIO-9068为例,带大家了解整个编程以及实现过程。一、FPGA、RT以及主机数据流之间的通信概览在一个含FPGA的Real-TIme系统中,FPGA负责采集信号,然后将采集的数据传输至RT端进行监控、处理,同时在主机进行数据的显示、记录或者发送命令。典型的基于cRIO的Real-TIme系统如下图所示:数据在Real-TIme系统中主要分为两种,一种是比如消息,命令等等,此类数据我们只关注其最新的值,
所属分类:
其它
发布日期:2020-10-15
文件大小:1048576
提供者:
weixin_38560768
基于FPGA的IEEE-1394b双向数据传输系统设计
本系统,采用800 Mb·s-1的总线传输速率,利用FPGA内嵌的NIOSII处理器作为控制核心,实现了双向传输,用异步传输方式传输主机端指令和摄像头方位及状态信息,用等时传输方式将摄像头数据传输到主机端进行实时显示。实验表明,相对于1394a,该方案具有高速通信、可靠性高、实时性强等优点,达到了预定目标,运行良好。本系统研究的是1394设备与主机间的通信,在此基础上还可以研究在脱离计算机的环境下,两个1394设备间的通信传输以及多个设备的组网传输。
所属分类:
其它
发布日期:2020-10-23
文件大小:235520
提供者:
weixin_38752907
基于FPGA的PCIE总线扩展卡的设计
PCIE(PCIexpress)是用来互联诸如计算机和通信平台应用中外围设备的第三代高性能I/0总线。PCIE体系结构继承了第二代总线体系结构最有用的特点,采用与PCI相同的使用模型和读/写通信模型,支持各种常见的事务。其存储器、I/0和配置地址空间与PCI的地址空间相同。由于地址空间模型没有变化,所以现有的OS和驱动软件无需进行修改就可以在PCIE系统上运行。PCIE是串行协议,与原有的PCI并行总线相比,它没有大量的数据和控制线,对于硬件电路设计者来说,省去了很多硬件设计工作。PCIE的传输
所属分类:
其它
发布日期:2020-10-23
文件大小:419840
提供者:
weixin_38688352
嵌入式系统/ARM技术中的USB2.0主机控制器IP核的设计
摘要 :为了摆脱对USB2.0 主机控制器ASIC 芯片的依赖,提高产品集成度,本文设计了针对全速和高速USB 海量存储设备的USB2.0 主机控制器IP 核。首先介绍USB2.0 主机控制器IP核中主要涉及的USB2.0 通信协议以及与物理层芯片接口的ULPI 接口规范协议,并依据协议规范,利用VHDL 硬件描述语言完成USB2.0 主机控制器IP 核的ULPI 接口模块以及USB2.0通信协议模块的设计。使用Xilinx 公司的ISE Simulator 工具进行波形仿真,并在XilinxX
所属分类:
其它
发布日期:2020-10-22
文件大小:459776
提供者:
weixin_38635682
FPGA一体化高级设计方法
本文介绍的一体化高级设计方法是通过发挥 FPGA 主机的可再编程功能实现的。所有应用的层和接口以及功能设计本身都自动包含在 FPGA 系统中。因此,与适用于“固定”ASIC 类 SoC 设计的传统流程不同,功能相当的高级 FPGA 能在不严重影响设计方案其他部分的情况下动态探索不同的硬件设计选择。
所属分类:
其它
发布日期:2020-10-19
文件大小:96256
提供者:
weixin_38559727
«
1
2
3
4
5
6
7
8
9
10
»