您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA的千兆以太网交换芯片的设计

  2. FPGA的千兆以太网交换芯片的设计,关于兆以太网交换芯片的设计
  3. 所属分类:嵌入式

    • 发布日期:2010-06-18
    • 文件大小:178176
    • 提供者:voritud
  1. 基于FPGA的千兆以太网交换芯片的设计

  2. 千兆以太网(Gigabit Ethernet) 技术目前被广泛应用于局域网中, 千兆以太网二层(MAC 层) 交换芯片是千 兆以太网中的关键芯片。文章介绍了一种基于FPGA 的8 端口千兆以太网交换芯片的实现方案, 并且给出了仿真 验证结果。结果表明, 该设计方案是可行的。
  3. 所属分类:嵌入式

    • 发布日期:2010-11-11
    • 文件大小:141312
    • 提供者:ygt163com
  1. ARM+FPGA实现千兆以太网测试仪

  2. 采用ARM+FPGA实现千兆以太网测试仪的文章,可以知道以太网的测试、测试仪的设计实现
  3. 所属分类:网络设备

    • 发布日期:2013-10-12
    • 文件大小:227328
    • 提供者:enmaomao
  1. 基于FPGA的千兆以太网接口设计及其应用_葛长宽

  2. 千兆以太网接口,FPGA,硕士论文。利用 FPGA 完成网络数据处理并建立SOPC系统对网络传输进行控制,基于 SOPC 系统完成了一个通用的千兆网接口设计。
  3. 所属分类:硬件开发

    • 发布日期:2016-01-17
    • 文件大小:1048576
    • 提供者:tangyuchen163
  1. 基于FPGA的千兆以太网交换芯片的设计

  2. 介绍了以太网交换芯片的工作原理及其FPGA实现方法
  3. 所属分类:硬件开发

    • 发布日期:2008-11-21
    • 文件大小:178176
    • 提供者:suenstar
  1. 千兆Verilog代码的实现

  2. 本实验将实现 FPGA 芯片和 PC 之间进行千兆以太网数据通信, 通信协议采用 Ethernet UDP 通信协议。 FPGA 通过 GMII 总线和开发板上的 Gigabit PHY 芯片通信, Gigabit PHY芯片把数据通过网线发给 PC。
  3. 所属分类:其它

    • 发布日期:2018-10-12
    • 文件大小:5120
    • 提供者:qq_43398007
  1. 米联客FPGA 千兆以太网部分(2-2)

  2. 米联客FPGA 千兆以太网部分代码,由于资源过大,分为两部分上传
  3. 所属分类:硬件开发

    • 发布日期:2019-08-19
    • 文件大小:176160768
    • 提供者:a1579990149wqh
  1. 米联客FPGA 千兆以太网部分代码(1-2)

  2. 米联客FPGA 千兆以太网部分代码,由于资源过大,分为两部分上传
  3. 所属分类:硬件开发

    • 发布日期:2019-08-19
    • 文件大小:262144000
    • 提供者:a1579990149wqh
  1. UDP 4路千兆以太网通信.pdf

  2. 4路千兆以太网通信,主要是IP设置的说明,包含UDP环路测试的例程文档说明,希望对做FPGA的有益。
  3. 所属分类:硬件开发

    • 发布日期:2020-03-01
    • 文件大小:1048576
    • 提供者:zhuiyuekg
  1. FPGA 千兆以太网 图像传输 OV5640 Quarter II 13.1

  2. FPGA 千兆以太网 图像传输 OV5640 Quarter II 13.1
  3. 所属分类:电信

    • 发布日期:2020-06-29
    • 文件大小:29696
    • 提供者:weixin_44586889
  1. 基于千兆以太网的高速数据传输系统设计

  2. 绍了千兆以太网接口以及TCP/IP协议,提出了几种设计方案,讲述了一种使用FPGA和MAC软核建立千兆以太网的方法。实验证明,这种方法稳定性好、传输带宽高、额外成本低,适用于大多数高速数据传输系统,是一种成本低、性能优越、可靠性高的高速数据传输系统设计方案。
  3. 所属分类:其它

    • 发布日期:2020-07-28
    • 文件大小:89088
    • 提供者:weixin_38621630
  1. 基于Xilinx FPGA的千兆以太网及E1信号的光纤传输

  2. 目前,随着多媒体应用的普及,千兆位以太网已经发展成为主流网络技术。大到成千上万人的大型企业,小到几十人的中小型企业,在建设企业局域网时都会把千兆位以太网技术作为首选的高速网络技术。千兆位以太网技术
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:179200
    • 提供者:weixin_38722874
  1. 基于Xilinx FPGA的千兆以太网及 E1信号的光纤传输

  2. 目前,随着多媒体应用的普及,千兆位以太网已经发展成为主流网络技术。大到成千上万人的大型企业,小到几十人的中小型企业,在建设企业局域网时都会把千兆位以太网技术作为首选的高速网络技术。千兆位以太网技术甚
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:269312
    • 提供者:weixin_38691256
  1. 基于FPGA的嵌入式串行千兆以太网设计

  2. 本设计以XilinxFPGA为棱心芯片,利用内嵌硬核处理器PowerPC、嵌入式操作系统Xilkernel和LwIP协议功能函数,完成嵌入式串行千兆以太网系统的设计。本设计能够满足以太网通信对高速数据传输的要求,同时在电路设计时,具有PCB布线简单以及信号完整性好等优点。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:184320
    • 提供者:weixin_38625464
  1. 新型即插即用星载计算机千兆以太网系统设计

  2. 针对我国现阶段星载计算机通用性较差和无法“即插即用”的问题,以及对数据传输速率的高要求,设计了新型即插即用星载计算机千兆以太网数据传输系统,重点研究了星载计算机的总体结构设计和千兆以太网的实现。该系统以国产BM3803为处理器,采用紧凑型外围组件互联cPCI总线为内总线与系统各功能模块互连,实现即插即用和通用化功能。千兆以太网平台采用MAC+PHY方式,MAC采用FPGA内嵌的IP核实现,PHY采用Marvell公司的88E1111芯片实现。对比国产星载计算机在以太网方面的现状,分析表明,该系统
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:506880
    • 提供者:weixin_38685173
  1. EDA/PLD中的基于Altera FPGA的千兆以太网实现方案

  2. 1 引言   在系统设备不断向小型化、集成化、网络化发展的今天,嵌入式开发成为新技术发展的最前沿,改变着系统的整体结构。FPGA由于其自身特点,成为嵌入式开发的最佳平台。Altera公司结合其最新一代高端器件推出了全新的嵌入式开发系统,能够实现软核niosII 32位处理器为核心的嵌入式开发系统。   在CvcloneII中,A1tera集成了完整的千兆以太网硬核,硬核包括MAC模块以及可选择的物理层PCS模块和PMA模块,其中MAC模块支持l0/100/1000 Mb/s。Altera的S
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:286720
    • 提供者:weixin_38627769
  1. 千兆以太网的完整程序代码

  2. 本程序将实现 FPGA 芯片和 PC 之间进行千兆以太网数据通信, 通信协议采用Ethernet,UDP 通信协议。 FPGA 通过 RGMII 总线和开发板上的 Gigabit PHY 片通信, Gigabit PHY芯片把数据通过网线发给 PC,程序中实现了 ARP,UDP,PING 功能,此外还实现了100/1000M 自适应。适用于初级千兆以太网学习。
  3. 所属分类:硬件开发

    • 发布日期:2020-11-23
    • 文件大小:161480704
    • 提供者:SMILEXFJ
  1. 基于千兆以太网的CCD相机设计

  2. 基于目前国内科学级CCD相机普遍采用USB2.0,其传输速度较低,传输距离较短的现状,设计了一款基于千兆以太网接口的CCD相机。采用Altera公司的Cyclone II系列FPGA建立NIOS II软核做控制器,采用物理层(PHY)芯片加数据链路层(MAC)芯片的结构建立千兆以太网传输系统。实验中传输速率最高可达700 Mb/s,传输距离可达50 m,从而解决了现存CCD相机存在的两大问题。
  3. 所属分类:其它

    • 发布日期:2021-02-09
    • 文件大小:2097152
    • 提供者:weixin_38675815
  1. 基于Altera FPGA的千兆以太网实现方案

  2. 网络正在成为当今社会通信的骨干力量,现代化的设备迫切需要解决如何简捷高速的接入问题,描述了基于FPGA的嵌入式技术。利用Altera公司的千兆以太网IP核,简要介绍使用Altera的QuartusII和niosII IDE工具的设计流程设计千兆以太网控制器的方案。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:615424
    • 提供者:weixin_38723527
  1. 基于Altera FPGA的千兆以太网实现方案

  2. 1 引言   在系统设备不断向小型化、集成化、网络化发展的今天,嵌入式开发成为新技术发展的前沿,改变着系统的整体结构。FPGA由于其自身特点,成为嵌入式开发的平台。Altera公司结合其一代高端器件推出了全新的嵌入式开发系统,能够实现软核niosII 32位处理器为的嵌入式开发系统。   在CvcloneII中,A1tera集成了完整的千兆以太网硬核,硬核包括MAC模块以及可选择的物理层PCS模块和PMA模块,其中MAC模块支持l0/100/1000 Mb/s。Altera的SOPCBuil
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:401408
    • 提供者:weixin_38617846
« 12 3 4 5 6 »