您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA和CPLD技术知识

  2. 我上传的是FPGA和CPLD技术知识,希望对初学者能有帮助
  3. 所属分类:硬件开发

    • 发布日期:2010-01-21
    • 文件大小:8388608
    • 提供者:liuxiufang555
  1. FPGA和CPLD入门教程

  2. FPGA和CPLD入门教程,适合初学者,讲解比较全面、详细。
  3. 所属分类:硬件开发

    • 发布日期:2010-04-15
    • 文件大小:6291456
    • 提供者:lanjing1983
  1. FPGA 和 CPLD入门教程.rar

  2. FPGA 和 CPLD入门教程.rarFPGA 和 CPLD入门教程.rarFPGA 和 CPLD入门教程.rarFPGA 和 CPLD入门教程.rar
  3. 所属分类:硬件开发

    • 发布日期:2010-04-17
    • 文件大小:4194304
    • 提供者:jianxin19810424
  1. FPGA和CPLD入门教程

  2. 本资源是FPGA和CPLD的入门教程 电子文档,从零基础学习FPGA和CPLD。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-12
    • 文件大小:4194304
    • 提供者:wplay9898
  1. FPGA和CPLD入门级详细的学习资料(内容还比较多)

  2. FPGA和CPLD入门级详细的学习资料(内容还比较多)
  3. 所属分类:硬件开发

    • 发布日期:2010-07-13
    • 文件大小:8388608
    • 提供者:hglikun
  1. 利用FPGA和CPLD数字逻辑实现ADC

  2. 数字系统的设计人员擅长在其印制电路板上用FPGA和CPLD将各种处理器、存储器和标准的功能元件粘合在一起来实现数字设计。除了这些数字功能之外,FPGA和CPLD还可以使用LVDS输入、简单的电阻电容(RC)电路和一些FPGA或CPLD的数字逻辑单元实现共模功能,从而构建模数转换器(ADC)。
  3. 所属分类:硬件开发

    • 发布日期:2012-08-26
    • 文件大小:201728
    • 提供者:smnhysyn
  1. FPGA 和 CPLD入门教程

  2. FPGA 和 CPLD入门教程 FPGA 和 CPLD入门教程
  3. 所属分类:硬件开发

    • 发布日期:2008-11-25
    • 文件大小:4194304
    • 提供者:gaopao
  1. fpga和CPLD入门教程

  2. FPGA和CPLD的入门教程FPGA和CPLD的入门教程 FPGA和CPLD的入门教程 FPGA和CPLD的入门教程
  3. 所属分类:硬件开发

    • 发布日期:2009-04-21
    • 文件大小:6291456
    • 提供者:kevinspan
  1. 可编程逻辑陈列fpga和cpld

  2. 可编程逻辑陈列fpga和cpld,详细开发,注意事项,一步步学习FPGA
  3. 所属分类:嵌入式

    • 发布日期:2018-04-16
    • 文件大小:6291456
    • 提供者:weixin_41967965
  1. FPGA与CPLD的区别详解

  2. 尽管FPGA和CPLD都是可编程ASIC器件,有很多共同特点,但由于CPLD和FPGA结构上的差异,具有各自的特点,本文就为大家介绍一下。
  3. 所属分类:其它

    • 发布日期:2020-07-19
    • 文件大小:103424
    • 提供者:weixin_38598703
  1. FPGA和CPLD内部自复位电路设计方案

  2. 本文描述了复位的定义,分类及不同复位设计的影响,并讨论了针对FPGA和CPLD的内部自复位方案。
  3. 所属分类:其它

    • 发布日期:2020-07-19
    • 文件大小:71680
    • 提供者:weixin_38508821
  1. 基于FPGA和CPLD数字逻辑实现ADC技术

  2. 与数字逻辑相连接时,ADC是一种常用的模拟功能块,例如,FPGA或CPLD连接至模拟传感器的现实世界时,ADC是不可或缺的。本文将阐述采用莱迪思半导体公司的参考设计和演示板来实现低频率(DC至1K Hz)和高频率(高达50K Hz)ADC。针对每种设计的应用示例,即网络交换机中的系统监控器和语音通信系统中的频率检测将在文中验证。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:89088
    • 提供者:weixin_38603219
  1. 用VHDL语言对FPGA 和CPLD器件进行开发时应注意的事项

  2. 根据FPGA 和CPLD 器件的结构特点,提出了利用VHDL硬件描述语言对FPGA和CPLD器件进行开发时应注意的事项和一些经验技巧,供广大电子设计师参考。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:83968
    • 提供者:weixin_38516380
  1. 利用FPGA和CPLD数字逻辑实现ADC

  2. 本文将阐述采用莱迪思半导体公司的参考设计和演示板来实现低频率(DC至1K Hz)和高频率(高达50K Hz)ADC。针对每种设计的应用示例,即网络交换机中的系统监控器和语音通信系统中的频率检测将在文中验证。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:395264
    • 提供者:weixin_38678300
  1. RFID技术中的FPGA和CPLD内部自复位电路设计方案

  2. 本文描述了复位的定义,分类及不同复位设计的影响,并讨论了针对FPGA和CPLD的内部自复位方案。   1、定义   复位信号是一个脉冲信号,它会使设计的电路进入设定的初始化状态,一般它作用于寄存器,使寄存器初始化为设定值;其脉冲有效时间长度必须大于信号到达寄存器的最大时延,这样才有可能保证复位的可靠性。   下面将讨论FPGA/CPLD的复位电路设计。   2、分类及不同复位设计的影响   根据电路设计,复位可分为异步复位和同步复位。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:146432
    • 提供者:weixin_38683848
  1. EDA/PLD中的FPGA与CPLD的辨别和分类

  2. FPGA与CPLD的辨别和分类主要是根据其结构特点和工作原理。通常的分类方法是:   将以乘积项结构方式构成逻辑行为的器件称为CPLD,如Lattice的ispLSI系列、Xilinx的XC9500系列、Altera的MAX7000S系列和Lattice(原Vantis)的Mach系列等。   将以查表法结构方式构成逻辑行为的器件称为FPGA,如Xilinx的SPARTAN系列、Altera的FLEX10K或ACEX1K系列等。   尽管FPGA和CPLD都是可编程ASIC器件,有很多共同
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:55296
    • 提供者:weixin_38545332
  1. EDA/PLD中的利用FPGA和CPLD数字逻辑实现ADC

  2. 数字系统的设计人员擅长在其印制电路板上用FPGA和CPLD将各种处理器、存储器和标准的功能元件粘合在一起来实现数字设计。除了这些数字功能之外,FPGA和CPLD还可以使用LVDS输入、简单的电阻电容(RC)电路和一些FPGA或CPLD的数字逻辑单元实现共模功能,从而构建模数转换器(ADC)。   与数字逻辑相连接时,ADC是一种常用的模拟功能块,例如,FPGA或CPLD连接至模拟传感器的现实世界时,ADC是不可或缺的。本文将阐述采用莱迪思半导体公司的参考设计和演示板来实现低频率(DC至1K H
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:279552
    • 提供者:weixin_38744557
  1. EDA/PLD中的新型PLD器件融合了FPGA和CPLD的优势

  2. 传统上由高密度FPGA及CPLD电源管理设计">CPLD器件和低容量FPGA支持的应用现在有了一个新的选择,即Lattice半导体公司开发的MachXO系列逻辑器件,它具有更低成本和更多的性能。   Lattice利用一个基于查找表的逻辑结构的效率,并结合了高密度、非易失性闪速存储器和分布式静态存储器块的优势。其结果是,MachXO器件可将每个逻辑功能的成本削减一半。   MachXO系列能处理许多传统的FPGA和CPLD 应用,部分原因是其片上的分布式存储器、低功率休眠模式、以及透
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:89088
    • 提供者:weixin_38635323
  1. 新型PLD器件融合了FPGA和CPLD的优势

  2. 传统上由高密度FPGA及CPLD电源管理设计">CPLD器件和低容量FPGA支持的应用现在有了一个新的选择,即Lattice半导体公司开发的MachXO系列逻辑器件,它具有更低成本和更多的性能。   Lattice利用一个基于查找表的逻辑结构的效率,并结合了高密度、非易失性闪速存储器和分布式静态存储器块的优势。其结果是,MachXO器件可将每个逻辑功能的成本削减一半。   MachXO系列能处理许多传统的FPGA和CPLD 应用,部分原因是其片上的分布式存储器、低功率休眠模式、以及透
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:87040
    • 提供者:weixin_38720390
  1. 利用FPGA和CPLD数字逻辑实现ADC

  2. 数字系统的设计人员擅长在其印制电路板上用FPGA和CPLD将各种处理器、存储器和标准的功能元件粘合在一起来实现数字设计。除了这些数字功能之外,FPGA和CPLD还可以使用LVDS输入、简单的电阻电容(RC)电路和一些FPGA或CPLD的数字逻辑单元实现共模功能,从而构建模数转换器(ADC)。   与数字逻辑相连接时,ADC是一种常用的模拟功能块,例如,FPGA或CPLD连接至模拟传感器的现实世界时,ADC是不可或缺的。本文将阐述采用莱迪思半导体公司的参考设计和演示板来实现低频率(DC至1K H
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:395264
    • 提供者:weixin_38701640
« 12 3 4 5 6 7 8 9 10 ... 36 »