点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - fpga数字时钟设计代码
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
DSP接口电路设计与编程
内容简介 本书以ADSP2106x、ADSP2116x系列高性能浮点DSP为主,介绍了以数字信号处理器(DSP)为核心的实时数字信号处理的系统设计,详细论述了DSP与多种外围接口电路的设计方法,包括各种存储器、模数和数模转换电路、异步串行接口、地址/数据复用总线、扩展I/O、CPCI总线,以及相关的软件编程和调试方法,还介绍了高速数字电路、数模混合电路的印制板设计方法。 本书面向通信、雷达和电子工程类领域的科研和工程设计人员以及相关专业的研究生和高年级本科生。 目录 第1章 DSP的结构和功能
所属分类:
硬件开发
发布日期:2009-09-26
文件大小:10485760
提供者:
menglimin
基于FPGA设计多功能数字钟(VHDL程序)
多功能数字钟VHDL程序 本文所设计的数字钟具有通过reset键对时、 分、 秒调整功能.该设计分为六个部分: 六进制计数器 counter6,十进制计数器 counter10 ,二十四进制计数器 counter24, 时钟模块 bclock, LED扫描显示模块 ledctrl,以及顶层设计。设计使用VHDL 语言, 程序代码如下:
所属分类:
硬件开发
发布日期:2010-04-12
文件大小:37888
提供者:
ttt19880110
基于FPGA的数字时钟的设计
:在Q-砒.sⅡ开发环境下,用Verilog HDL硬件描述语言设计了一个可以在FPGA芯片上实现的数字 时钟.通过将设计代码下载到FPGA的开发平台Ahera DE2开发板上进行了功能验证.由于数字时钟的通用性 及Verilog HDL语言的可移植性,冈此本数字时钟可直接应用于各种不同系列的FPGA芯片的设计中.
所属分类:
硬件开发
发布日期:2010-06-24
文件大小:171008
提供者:
wangs001
基于cycloneIII 的数字时钟的设计
基于cycloneIII 的简易数字时钟的设计,该文件包括了设计文档的撰写,还附有verlog代码…… 基于cycloneIII 的简易数字时钟的设计,该文件包括了设计文档的撰写,还附有verlog代码……
所属分类:
嵌入式
发布日期:2011-11-20
文件大小:2097152
提供者:
babaluoshahao
智能扫地机VHDL FPGA
模拟智能扫地机的设计 学号:61010122 姓名:吴细老 1、 申请题目:模拟智能扫地机设计 题目,命题描述(5号宋体) 一. 扫地地图基本制作 1. 设定扫地范围地图,由键盘画图,随意画出一个任意形状图来作为扫地区域。画完图后,按下键后,扫描刚画出来的区域。将扫描所用的时间记录下来作为此次扫地的基本时间。这个时间可以用来自动的扫地机的关闭时间。 2. 测量环境湿度和温度,模拟方法是通过键盘直接设定环境温度和湿度,设定完成后自动形成一个系数,该系数用来控制扫地机的扫地速度,越脏扫描的时间
所属分类:
硬件开发
发布日期:2012-07-12
文件大小:4194304
提供者:
wuxilao
FPGA轻松实现高速IO串口-Xilinx公司技术营销部制
介绍 I/O性能极限………………………………………………......................................................…………………….....1 针对I/O的数字设计解决方案………………………………………………………………………..……….………………….1 千兆位级串行技术介绍…………………………………………………………………………………………………………..1 数字电子通信的历史……………………………………………………………………………………
所属分类:
硬件开发
发布日期:2012-07-21
文件大小:4194304
提供者:
wayne1025
简易数字信号传输性能分析仪fpga代码
2011年全国大学生电子设计竞赛E题“简易数字信号传输性能分析仪”fpga的控制代码,verilog编写;包括了M序列及同步时钟的提取等所有程序。
所属分类:
电信
发布日期:2013-10-21
文件大小:119808
提供者:
u010213393
FPGA嵌入式项目开发三位一体实战精讲
《FPGA嵌入式项目开发三位一体实战精讲》以项目背景为依托,通过大量实例,深入浅出地介绍了FPGA嵌入式项目开发的方法与技巧。全书共分17章,第1~3章为开发基础知识,简要介绍了FPGA芯片、编程语言以及常用开发工具,引导读者技术入门;第4~17章为应用实例,通过14个实例,详细阐述了FPGA工业控制、多媒体应用、消费电子与网络通信领域的开发原理、流程思路和技巧。实例全部来自于工程实践,代表性和指导性强,读者通过学习后举一反三,设计水平将得到快速提高,完成从入门到精通的技术飞跃。 《FPGA嵌
所属分类:
硬件开发
发布日期:2015-02-11
文件大小:49283072
提供者:
wing58fly
《 Verilog HDL 程序设计教程》135例,源码
《 Verilog HDL 程序设计教程》135例; 。【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行
所属分类:
硬件开发
发布日期:2015-05-27
文件大小:130048
提供者:
feng1o
FPGA数字信号处理(一)数字混频
数字混频的Veriloag代码,Quartus工程,含testbench仿真。程序设计系统时钟5MHz,625kHz的输入信号与625kHz的本振信号做混频,根据混频原理会得到1.25MHz的和频信号与0Hz(直流),将直流滤除掉得到1.25MHz的有效信号。
所属分类:
硬件开发
发布日期:2018-05-30
文件大小:5242880
提供者:
fpgadesigner
FPGA设计简易时钟
此设计是数字时钟,包括ise工程,有闹钟,时钟,秒表,倒计时等功能,应用于CPU设计之中。希望下载代码的不是XUPT的,更不要是107的。
所属分类:
嵌入式
发布日期:2018-06-29
文件大小:26214400
提供者:
stanary
基于Verilog的数字时钟
本文以Altera公司9.0版本的Quartus Ⅱ软件编译硬件描述语言Verilog代码,采用自顶而下的设计方法对代码进行综合、适配、功能仿真,最后下载入Cyclone EP2C5T144的FPGA核心板,实现了数字时钟的设计要求。
所属分类:
讲义
发布日期:2018-12-26
文件大小:2097152
提供者:
qq_37200962
《趣味FPGA》.pdf
入门级FPGA学习材料,简单明了,易学易会!了解FPGA从这本书开始主界而 菜单栏 58 工具栏 编辑/调试区… 控制台 ⅹ语言-流水灯…… y语言-程序示例 着自着非非着着看音着自着着 28 mcu综合应用 非着着着·着着·着着 75 游戏简介 硬件框架… 76 自制手柄按键映射……… 软件框架 看自 78 VGA显示区域布局 六、按键底层逻辑( ver i log 七、按键上层程序(y语言) 八、vga底层逻辑( ver i log)… 82 九 ram底层逻辑( ver i log 85
所属分类:
Hadoop
发布日期:2019-07-15
文件大小:3145728
提供者:
abcdef1986
FPGA面试基础知识点.docx
1. 2 2. 什么是同步逻辑和异步逻辑? 2 3. 同步电路和异步电路的区别: 2 4. 时序设计的实质: 2 5. 建立时间与保持时间的概念? 2 6. 为什么触发器要满足建立时间和保持时间? 2 7. 什么是亚稳态?为什么两级触发器可以防止亚稳态传播? 2 8. 系统最高速度计算(最快时钟频率)和流水线设计思想: 2 9. 同步复位和异步复位的有何区别? 3 10. 写出一段代码,用来消除亚稳态。 3 11. 写出一段代码,对时钟进行3分频。 4 12. 设计一个gl
所属分类:
硬件开发
发布日期:2020-01-02
文件大小:423936
提供者:
zzqwater
多功能数字时钟FPGA 实现(含代码).zip
本项目实现一个具有小时 分 秒的时钟 具有整点报时。手动校正时间等等功能! 适合初学者~ 初学者 , 项目 , 校正
所属分类:
专业指导
发布日期:2019-09-03
文件大小:138240
提供者:
drjiachen
基于FPGA的uart接口电路设计verilog实现
通用串口是远程通信接口,在数字系统中使用很普遍,是一个很重要的部件本设计使用了Verilog HDL语言描述硬件功能,利用Quartus II 13.0在FPGA 芯片上综合描述,利用模块化设计方法设计 UART(通用异步收发器)的各个模块。其中包括波特率控制、SRAM存储、UART数据接收器、UART数据发送器、数码管显示,本设计采用外部时钟50MHZ,波特率4800和9600可设定。资源中附有代码和quartusII的工程文件,由于作者水平有限,若有不足之处欢迎指正。
所属分类:
硬件开发
发布日期:2019-07-12
文件大小:4194304
提供者:
qq_40223983
FPGA NCO IP设置 数字混频 + modelsim仿真.zip
数字混频的Veriloag代码,Quartus工程,含testbench仿真。程序设计系统时钟5MHz,625kHz的输入信号与625kHz的本振信号做混频,根据混频原理会得到1.25MHz的和频信号与0Hz(直流),将直流滤除掉得到1.25MHz的有效信号。
所属分类:
Windows Server
发布日期:2020-06-10
文件大小:5242880
提供者:
qq_31387349
FPGA设计中的时序问题的探讨
耗费数月精力做出的设计却无法满足时序要求,这确实非常令人伤心。然而,试图正确地对设计进行约束以保证满足时序要求的过程几乎同样令人费神。找到并确定时序约束本身通常也是非常令人头痛的问题。 时序问题的恼人之处在于没有哪种方法能够解决所有类型的问题。由于客户对于和现场应用工程师共享源代码通常非常敏感,因此我们通常都是通过将工具的潜力发挥到极致来帮助客户解决其时序问题。当然好消息就是通过这种方法以及优化RTL代码,可以解决大多数时序问题。 但在深入探讨之前,我们首先需要对时序问题进行一点基本分析
所属分类:
其它
发布日期:2020-10-21
文件大小:261120
提供者:
weixin_38660918
EDA/PLD中的基于全数字锁相环的设计
本文在说明全数字锁相环的基础上,提出了一种利用FPGA设计一阶全数字锁相环的方法,并给出了关键部件的RTL可综合代码,并结合本设计的一些仿真波形详细描述了数字锁相环的工作过程,最后对一些有关的问题进行了讨论。关键词:全数字锁相环;DPLL;FSK;FPGA 引言 锁相环(PLL)技术在众多领域得到了广泛的应用。如信号处理,调制解调,时钟同步,倍频,频率综合等都应用到了锁相环技术。传统的锁相环由模拟电路实现,而全数字锁相环(DPLL)与传统的模拟电路实现的PLL相比,具有精度高且不受温度和电压影
所属分类:
其它
发布日期:2020-11-24
文件大小:78848
提供者:
weixin_38717171
基于全数字锁相环的设计
本文在说明全数字锁相环的基础上,提出了一种利用FPGA设计一阶全数字锁相环的方法,并给出了关键部件的RTL可综合代码,并结合本设计的一些仿真波形详细描述了数字锁相环的工作过程,对一些有关的问题进行了讨论。关键词:全数字锁相环;DPLL;FSK;FPGA 引言 锁相环(PLL)技术在众多领域得到了广泛的应用。如信号处理,调制解调,时钟同步,倍频,频率综合等都应用到了锁相环技术。传统的锁相环由模拟电路实现,而全数字锁相环(DPLL)与传统的模拟电路实现的PLL相比,具有精度高且不受温度和电压影响,
所属分类:
其它
发布日期:2021-01-19
文件大小:75776
提供者:
weixin_38589812
«
1
2
»