您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. vhdl 拔河游戏机

  2. 很好的quartus ii工程,包括拔河游戏机一切的功能
  3. 所属分类:硬件开发

    • 发布日期:2009-05-04
    • 文件大小:496640
    • 提供者:zephyr00
  1. MAX+Plus II应用简介.doc

  2. MAX+Plus II应用简介,简单介绍VHDL编译软件
  3. 所属分类:其它

    • 发布日期:2009-06-10
    • 文件大小:144384
    • 提供者:anqiangqiang
  1. 向串口发送一组字符串,“welcome"

  2. 本程序是通过Quartus ii 编程实现与PC机的串口进行通信,可通过串口精灵进行调试。当FPGA实验板上电后,打开串口,就会接收到字符串”welcome"。
  3. 所属分类:硬件开发

    • 发布日期:2009-07-15
    • 文件大小:1048576
    • 提供者:yqf19870727
  1. 基于VHDL语言的8路抢答器控制系统设计

  2. :EDA技术的应用引起了电子产品系统开发的革命性变革。利用先进的EDA 工具,基于硬件描述语言,借助CPLD(复杂的可 编程逻辑器件).可以进行系统级数字逻辑电路的设计。本文以8路抢答器为例,介绍了在Max+plus II开发软件下,利用VHDL语言设 计数字逻辑电路的过程和方法
  3. 所属分类:嵌入式

    • 发布日期:2009-07-17
    • 文件大小:144384
    • 提供者:xingxing3477
  1. 232 VHDL代码

  2. UART参考设计,带16byte缓冲 VHDL代码 xapp223 These small UART transmitter and receiver macros of just 7 and 8 Virtex CLBs respectively provides all the functionality of a standard UART together with internal 16-byte FIFO buffers. UART_TX and UART_RX version 1.
  3. 所属分类:其它

    • 发布日期:2009-07-22
    • 文件大小:10240
    • 提供者:huaxinghe
  1. VHDL语言与MAX+PLUS II软件的学习

  2. VHDL的英文全名是Very-High-Speed Integrated Circuit HardwareDescr iption Language 在电子设计领域得到了广泛的接受,并逐步取代了原有的非标准的硬件描述语言。 有广阔的应用前景,结合MAX+PLUS II,是学习电类知识的必备
  3. 所属分类:专业指导

    • 发布日期:2009-09-28
    • 文件大小:1048576
    • 提供者:inuyasha7777777
  1. 用VHDL语言设计交通灯控制电路

  2. 本课程设计主要在实验板上构造一个交通灯控制电路,能够控制十字路口的交通灯显示,用红黄绿三种灯型指示交通的程序设计。在课程设计中,系统开发平台为MAX+PLUS II,程序设计输入方法为VHDL的文本输入法设计,程序运行平台为Windows 98/2000/XP。在整个课程设计中运用了状态转移表、状态转移图、系统框图以及电路顶层图来确定程序设计思路,根据交通灯控制逻辑完成程序的设计。程序通过调试能够运行,仿真结果符合程序要实现的功能,下载到EDA实验箱初步实现了设计目标,并且经过适当完善后,可以
  3. 所属分类:交通

    • 发布日期:2010-01-25
    • 文件大小:365568
    • 提供者:chenlu152002
  1. 8051开源内核VHDL Verilog都可使用

  2. 我自己都是用的这个IP核,非常的好用,系统时钟不需要12分频,因此速度为普通51的12倍。 里边还有相应的程序说明以及内核结构详细说明。 2011.8.25添加: 鉴于很多朋友不知道怎么用,这里以quartus ii平台为OM例。将最顶层的文件例化到工程中去,将编译好的51生成文件,如hex等,加载到51核的配置ROM里,就可以运行啦,祝大家好运。
  3. 所属分类:专业指导

    • 发布日期:2010-03-19
    • 文件大小:461824
    • 提供者:wqh_001
  1. 使用VHDL语言设计FPGA的几个常见问题的探讨

  2. 本文是关于使用VHDL语言设计FPGA的几个常见问题的探讨,详细讨论了在MAX plus II 开发平台下使用VHDL 硬件描述语言设计现场可编程门阵列(FPGA) 时常见的三个问题: 等占空比分频电路、延时任意量的延时电路、双向电路。
  3. 所属分类:硬件开发

    • 发布日期:2010-06-16
    • 文件大小:241664
    • 提供者:ncby0908
  1. 可编程逻辑技术VHDL

  2. 打开编译器窗口: 在 MAX+PLUS II 菜单内选择Compiler 项。则出现编译器窗口,如上图所示。 选择 Start即可开始编译, MAX+PLUS II 编译器将检查项目是否有错,并对项目进行逻辑综合,然后配置到一个 Altera 器件中,同时将产生报告文件、编程文件和用于时间仿真用的输出文件。 但是,在开始编译前,我们还必须设定一些别的选项 。
  3. 所属分类:嵌入式

    • 发布日期:2010-07-01
    • 文件大小:327680
    • 提供者:wsj86893983
  1. 硬件描述语言基础VHDL语言

  2. 打开编译器窗口: 在 MAX+PLUS II 菜单内选择Compiler 项。则出现编译器窗口,如上图所示。 选择 Start即可开始编译, MAX+PLUS II 编译器将检查项目是否有错,并对项目进行逻辑综合,然后配置到一个 Altera 器件中,同时将产生报告文件、编程文件和用于时间仿真用的输出文件。 但是,在开始编译前,我们还必须设定一些别的选项 。
  3. 所属分类:嵌入式

    • 发布日期:2010-07-01
    • 文件大小:2097152
    • 提供者:wsj86893983
  1. VHDL实用教程,硬件描述语言

  2. 第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA...............................................................................................................1
  3. 所属分类:硬件开发

    • 发布日期:2010-07-14
    • 文件大小:4194304
    • 提供者:angus36
  1. 基于VHDL的LCD1602显示程序,电路设计,仿真结果

  2. 基于fpga的系统,采用芯片lcd1602完成显示部分。包含应用VHDL编写的程序,电路的设计以及仿真结果。
  3. 所属分类:硬件开发

  1. vhdl教程+maxplus(II)使用

  2. vhdl 最金典的实用教程,简单的编程,vhdl教程+maxplus(II)使用
  3. 所属分类:专业指导

    • 发布日期:2008-09-09
    • 文件大小:1048576
    • 提供者:shenguan6188
  1. 电子设计自动化VHDL万年历设计

  2. 使用MAX plus II用VHDL编写的一个万年历,由分频器,秒/分钟计数,小时计数器,天计数器,月计数器,年计数器,时间设定数据选择器,数码管显示输出,数码管显示输出翻页,几部分组成。下载到PFGA中运行成功。 其中显示的第一个位无效 适合于各种课程设计。
  3. 所属分类:硬件开发

    • 发布日期:2014-06-29
    • 文件大小:782336
    • 提供者:tianshipei
  1. VHDL 试验文档 PPT格式

  2. VHDL 试验文档 一、实验目的: 1、掌握VHDL语言的输入、编译、调试环境。 2、掌握波形文件建立方法,VHDL程序设计仿真方法。 二、实验要求 熟练掌握MAX+plus II软件的使用方法。能够熟练的进行VHDL语言的输入、编译、调试全过程,能够通过建立的波形文件进行程序的时序仿真。 三、所需实验设备 1、实验用电脑一台; 2、EDA软件MAX+plus II一套。
  3. 所属分类:嵌入式

    • 发布日期:2009-02-18
    • 文件大小:438272
    • 提供者:mrchenlang
  1. 基于VHDL的FPGA和Nios+II实例精炼_.pdf

  2. 该书主要利用VHDL语言讲解了很多FPGA设计实例,适合FPGA学习的同学。
  3. 所属分类:嵌入式

    • 发布日期:2018-05-06
    • 文件大小:37748736
    • 提供者:yusheng95
  1. VHDL 译码器

  2. 基于CPLD的译语言码器代码,VHDL语言编写,适用于quartes II 软件
  3. 所属分类:其它

    • 发布日期:2018-06-17
    • 文件大小:988
    • 提供者:qq_37648076
  1. 4*4键盘编码器,VHDL语言

  2. 4*4键盘编码器,已经过板子运行,内含各个元器件,寄存器,分频器等
  3. 所属分类:硬件开发

    • 发布日期:2018-10-22
    • 文件大小:3145728
    • 提供者:wanghongboone
  1. StopWatch_SoC:基于FPGA的SoPC设计,用于计数和查看秒和百分之一秒-源码

  2. 秒表_SoC 20/10/2019 基于FPGA的SoPC的设计,用于计数和查看秒和百分之一秒。 SoPC的概念是基于FPGA的计算机和视觉化的第二部分及第二位的概念。 语言和工具:VHDL,嵌入式C,Quartus II,FPGA Altera DE1 Cyclone II 有关更多详细信息,请检查以下文件:SoC_stopwatch / stopwatch.html
  3. 所属分类:其它

    • 发布日期:2021-02-20
    • 文件大小:10485760
    • 提供者:weixin_42116805
« 12 3 4 5 6 7 8 9 10 ... 13 »