您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的IRIG-B码编码器的设计

  2. 文章介绍了使用一片EPM7812复杂可编程逻辑阵列芯片(CPLD),来实现对IRIG-B码的解码、周期信号输出、实时时间显示以及串行异步通信。在一个芯片的基础上,可以实现以往 一个机箱的主要功能。与传统的方法相比,具有性能好、体积小、成本低,维修更换方便的优点。
  3. 所属分类:嵌入式

    • 发布日期:2010-05-12
    • 文件大小:33792
    • 提供者:zhuminchange
  1. IRIG-B码国际标准

  2. 这是IRIG-B码国际标准,在网上很难搜的,而且这方面的资料也比较少,希望对大家有用。
  3. 所属分类:专业指导

    • 发布日期:2010-08-26
    • 文件大小:2097152
    • 提供者:gengjiaqing
  1. IRIG-B格式码的格式与规范

  2. IRIG-B格式码示意图,主要内容有三部分: 1. IRIG-B码的原理 2. 实现方法 3. 当前时间的确定
  3. 所属分类:硬件开发

    • 发布日期:2011-12-15
    • 文件大小:49152
    • 提供者:xiachong07
  1. IRIG-B编码简介

  2. IRIG-B为IRIG委员会的B标准,是专为时钟的传输制定的时钟码。国外进口装置对时常使用该信号输入方式。每秒输出一帧按秒、分、时、日期的顺序排列的时间信息。IRIG-B信号有直流偏置(TTL)电平、1KHz正弦调制信号、RS422电平方式、RS232电平方式四种形式。
  3. 所属分类:专业指导

    • 发布日期:2008-09-24
    • 文件大小:45056
    • 提供者:ljh5210549
  1. IRIG-B格式时间码简介

  2. 常用的IRIG-B对时格式码的介绍,有需求的朋友可以下载看看
  3. 所属分类:专业指导

    • 发布日期:2013-10-30
    • 文件大小:37888
    • 提供者:willim1985
  1. IRIG-B 200-04国际标准

  2. IRIG-B 美国标准 200-04,作为开发者的参考,是一本很不错的资料
  3. 所属分类:其它

    • 发布日期:2014-02-14
    • 文件大小:2097152
    • 提供者:panzhiqian
  1. IRIG-B时间码

  2. IRIG-B时间码(美国靶场时间协议)主要用于时间同步的设备
  3. 所属分类:嵌入式

    • 发布日期:2014-11-23
    • 文件大小:2097152
    • 提供者:yasan
  1. irig-b编码模块

  2. irig-b交直流编码模块,接收外部时间信息编码成交流和直流B吗
  3. 所属分类:其它

    • 发布日期:2015-03-01
    • 文件大小:77824
    • 提供者:ytlipeng
  1. irig-b设计标准

  2. irig-b的详细描述,以及相应案例 对irig-b电路解码有很大帮助
  3. 所属分类:硬件开发

    • 发布日期:2015-07-07
    • 文件大小:2097152
    • 提供者:suny_1g
  1. IRIG-B标准规范

  2. 网上难有的IRIG-B 授时码的详细规范,详细描述了IRIG系列码的定义和使用,给设计授时码的读者详细参考。
  3. 所属分类:硬件开发

    • 发布日期:2018-05-16
    • 文件大小:1048576
    • 提供者:glace12123
  1. IRIG-B编解码合并.zip

  2. 将irig-b的编解码合并到一个程序里 直接切换 芯片为stm32c8t6 NCHU原创 转载须知
  3. 所属分类:硬件开发

    • 发布日期:2020-03-21
    • 文件大小:8388608
    • 提供者:weixin_40775396
  1. IRIG-B解码.zip

  2. 基于STM32C8T6的IRIG-B解码程序 NCHU原创 转载发表须告知。。。标准的IRIG-B协议
  3. 所属分类:硬件开发

    • 发布日期:2020-03-21
    • 文件大小:3145728
    • 提供者:weixin_40775396
  1. IRIG-B编码.zip

  2. 基于STM32C8T6的IRIG-B编码NCHU原创 转载发表请告知。
  3. 所属分类:硬件开发

    • 发布日期:2020-03-21
    • 文件大小:4194304
    • 提供者:weixin_40775396
  1. FPGA实现IRIG-B(DC)码编码和解码的设计

  2. 为达到IRIG-B码与时间信号输入、输出的精确同步,采用现代化靶场的IRIG-B码编码和解码的原理,从工程的角度出发,提出了使用现场可编程门阵列(FPGA)来实现IRIG-B码编码和解码的设计方案和体系结构,设计中会涉及到几个不同的时钟频率,FPGA对时钟的同步性具有灵活性、效率高、且功耗低。抗干扰性好的特点。结果表明,FPGA能够确保为从设备提供同源的时钟基准,使时钟与信号的延迟控制在200ns以内,从而得到了IRIG-B码与时间精确同步的效果。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:194560
    • 提供者:weixin_38692184
  1. 基于FPGA的IRIG-B编码器的设计

  2. 利用FPGA和M12T授时型GPS内核构成的IRIG-B编码模块采用M12T的100 pps信号触发IRIG-B编码器,使得编码输出的每个码元上升沿均与GPS模块严格一致,每个码元间隔严格相等,而且每个码元的上升沿均可作为同步参考点。利用FPGA的并发处理能力,使得系统实时性好。本文介绍的基于查找表的B码编码方法和通过查找表的数字调制方法具有占用资源小,设计简单,调制输出高次谐波小,信号边沿稳定等特点。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:254976
    • 提供者:weixin_38545332
  1. IRIG-B码对时方式在继电保护装置中的应用

  2. 随着变电站自动化技术的发展,对变电站内时间的精确和统一提出了更高的要求。本文提出了一种采用IRIG-B时间码来时时的方案。在这种对时方案中,每个变电站只安装一个GPS接收装置,利用RS422/485总线传输IRIG-B码,保护装置对IRIG-B码解码器后,来设置自己的时间。本文还详细介绍了IRIG-B码的概念和原理以及用CPLD实现IRIG-B码解码器的设计思想和实现方法。IRIG-B码时时方式简化了回路设计,并且能够可靠地提供精确的时间信息,必将在电力系统中得到广泛的应用。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:190464
    • 提供者:weixin_38556668
  1. 基于单片机的多路解调IRIG-B码应用设计

  2. 阐述了用单片机实现同时解调多路IRIG-B码的应用设计,利用单片机中断查询的方法,以有限的单片机资源实现最多可同时解调8路IRIG-B码。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:173056
    • 提供者:weixin_38587155
  1. IRIG-B码对时方式在继电保护装置中的应用[图]

  2. 随着变电站自动化技术的发展,对变电站内时间的精确和统一提出了更高的要求。本文提出了一种采用IRIG-B时间码来时时的方案。在这种对时方案中,每个变电站只安装一个GPS接收装置,利用RS422/485总线传输IRIG-B码,保护装置对IRIG-B码解码器后,来设置自己的时间。本文还详细介绍了IRIG-B码的概念和原理以及用CPLD实现IRIG-B码解码器的设计思想和实现方法。IRIG-B码时时方式简化了回路设计,并且能够可靠地提供精确的时间信息,必将在电力系统中得到广泛的应用。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:148480
    • 提供者:weixin_38616120
  1. 基于CPLD的IRIG-B码对时方式在继电保护装置中的应

  2. 基于GPS的对时方式有3种:1)脉冲对时方式;2)串行口对时方式;3)IRIG-B时间编码对时方式。脉冲对时和串行口对时各有优缺点,前者精度高但是无法直接提供时间信息,而后者对时精度比较低。IRIG-B码对时方式兼顾了两者的优点,是一种精度很高并且又含有绝对的精确时间信息的对时方式,采用IRIC-B码对时,就不再需要现场总线的通信报文对时,也不再需要GPS输出大量脉冲节点信号。国家电网公司发布的技术规范中明确要求新投运的需要授时的变电站自动化系统间隔层设备,原则上应采用IRIG-B码(DC)方式
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:183296
    • 提供者:weixin_38537968
  1. 基于FPGA的IRIG-B编码器实现

  2. 我国靶场测量、工业控制、电力系统测量与保护、计算、通信、气象等测试设备均采用国际标准IRIG-B格式的时间码(简称B码)作为时间同步标准。B码是一种串行的时间格式.分为直流码(DC码)和交流码(AC码)两种,其格式和码元定时在文献中有详细描述。本文介绍一种基于FPGA并执行IRIG-B标准的AC/DC编码技术,与基于MCU或者DSP和数字逻辑电路实现的编码方法相比,该技术可以大大降低系统的设计难度,降低成本,提高B码的精确性和系统灵活性。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:394240
    • 提供者:weixin_38569219
« 12 3 4 »