点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - jpeg压缩ip核
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
用vhdl描述的jpeg压缩ip核
用vhdl描述的jpeg压缩ip核,代码详尽,附有图片和测试程序。
所属分类:
其它
发布日期:2009-07-17
文件大小:1048576
提供者:
lgb137
基于FPGA的微型无线图像传输系统研究
在FPGA上实现了图像JPEG压缩,采集,接收,传输,设计了相关的IP核
所属分类:
硬件开发
发布日期:2011-03-16
文件大小:6291456
提供者:
dipingxian2
基于SOPC的无线监控系统的研究与设计
本文首先分析了课题的研究背景和意义,以及所涉及到的技术领域及其发展现状;其次对本设计中所用到的关键技术的原理方法做了研究,其中包括IP核的复用技术、JPEG的编码原理和步骤以及GPRS无线传输技术。 在此基础上,本文提出了自己的总体设计方案并对所选方案进行了比较论证,本设计是实现一个基于SOPC的无线远程监控系统。监控终端将现场采集来的图像数据经过压缩后由无线模块传输到监控中心,实现远程监控。设计在Create-SOPC1000X平台的FPGA中硬件实现图像压缩,利用XILINX开发工具ISE
所属分类:
硬件开发
发布日期:2009-02-16
文件大小:247808
提供者:
phugonyin
Motion JPEG 视频压缩 IP 核的设计与实现 april08_1.pdf
Motion JPEG 视频压缩 IP 核的设计与实现 april08_1
所属分类:
其它
发布日期:2019-05-19
文件大小:1048576
提供者:
drjiachen
JPEG-LS图像无损压缩的IP固核设计
基于Spartan 3S500E实现了JPEG-LS的图像无损压缩标准IP核,首先对全局时钟进行了优化,保证编码器同步工作,进一步采用先进先出的缓冲技术设计了图像输入数据流水线,保证了编码的实时性;整体设计采用自顶向下的层次式设计方法,由VHDL和Verilog语言混合编写设计文件,最终形成了高效的IP核。与其他同类IP核相比占有更少的硬件资源。
所属分类:
其它
发布日期:2020-05-15
文件大小:189440
提供者:
weixin_38696458
静态JPEG图像解码器IP核的设计与实现
本设计实现了基于静止图像压缩标准JPEG基本模式的解码器软IP核。
所属分类:
其它
发布日期:2020-08-03
文件大小:93184
提供者:
weixin_38673812
JPEG解码器IP核的设计与实现
介绍了基于静止图像压缩标准JPEG解码器IP核的设计与实现。设计采用适于硬件实现的IDCT算法结构,通过增加运算并行度和流水线技术相结合的方法以提高处理速度。根据Huffman码流特点,采用新的Huffman并行解码硬件实现结构,用简单的算术运算代替复杂的配对模式,解码速度快,硬件成本低。该IP核可方便地集成到诸如数码相机、手机以及扫描仪等各种应用中。
所属分类:
其它
发布日期:2020-10-22
文件大小:253952
提供者:
weixin_38529436
基于Avalon总线的图像解压缩IP核设计
介绍了基于Avalon总线的静态图像压缩标准JPEG基本模式解码器软IP核的设计和实现。IP核采用流水线和模块化的设计方法,分别设计各个模块完成其独立的功能,然后将这些模块组成一个顶层模块,采用Avalon总线接口,利用SOPC Builder工具将IP核集成到系统中。该IP核极大地提高了解码速度,具有可移植性,可以方便地集成到手机、数码相机等数字产品中。
所属分类:
其它
发布日期:2020-10-21
文件大小:387072
提供者:
weixin_38515897
Motion JPEG视频压缩IP核的设计与实现
本文设计了一个高效的全流水线结构的Motion JPEG视频压缩IP核。在设计中提出了一种适合FPGA结构的并行快速矩阵转置电路结构和全流水线的二维离散余弦变换电路结构。在Altera公司的CycloneII系列芯片上搭建了包含NIOSII处理器和Motion JPEG视频压缩IP核在内的SOPC结构的验证系统。实验测得Motion JPEG视频压缩IP核可在50Mhz的时钟频率完成对NTSC制视频中亮度分量的实时压缩,在100Mhz的时钟频率完成对952×568连续亮度图像的实时压缩,帧率达1
所属分类:
其它
发布日期:2020-10-26
文件大小:149504
提供者:
weixin_38655682