您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字信号处理C相关实现

  2. 数字信号处理C相关实现 个人突然有个想法,把数字信号处理的相关东西整理一下,还请大家帮忙哈!多多补充! 1. 数字信号的卷积实现 设x是有n+1个样值的有限序列,y是有m+1个样值的有限序列,则二者的卷积z有n+m+1个样值,并且有zt=...
  3. 所属分类:C

    • 发布日期:2009-05-02
    • 文件大小:889
    • 提供者:frj0315
  1. 通信原理课程设计TDM系统设计报告(很全面,英文摘要)

  2. 设计一个时分复用(TDM)系统,实现3路数字信号的共路传输(包括发送和接收)。帧同步信号采用巴克码(barker);设置1位奇偶校验位,放置在每一帧的后面,采用同步方式传输
  3. 所属分类:专业指导

    • 发布日期:2009-06-26
    • 文件大小:625664
    • 提供者:lgx2094
  1. 自适应小波变换的扩频音频数字水印

  2. 在分析了卣适应小波变换特性的基础上,提出一种基于自适应小波变换的扩频音频数宇水印算法.将二值水印图像 降维处理转化为一堆序列,再将一维序列与m序列做扩频调制,对音频信号进行分段做自适应小波变换,把经过扩频调制的 水印信号经过量化处理嵌入到自适应小波变换后的系数中.模拟实验证明,谊方击具有较好的不可感知性和鲁棒性.
  3. 所属分类:其它

    • 发布日期:2010-07-01
    • 文件大小:296960
    • 提供者:chexirong
  1. 数字信号处理模拟试卷

  2. 电子信息工程通信工程数字信号处理试卷判断题:(每题1分,共10分) 1.因果稳定系统的极点和零点都在单位圆内。 ( ) 2.实偶序列的傅里叶变换必是实偶函数。 ( ) 3.全通系统的幅频对所有频率均为常数。 ( ) 4.设线性移不变系统输入为,输出为y(n),则系统的频率响应为。 ( ) 5.直接计算N点DFT所需的复数乘法次数与N成正比。 ( ) 6.IIR滤波器主要采用递归结构。 ( ) 7.正弦序列一定是周期的。 ( ) 8.若序列的长度为M,要保证由其频域抽样信号X(k)恢复原序列,而
  3. 所属分类:专业指导

    • 发布日期:2010-12-27
    • 文件大小:223232
    • 提供者:zdfjf
  1. matlab 数字信号处理函数

  2. matlab 数字信号处理函数 matlab实现数字信号处理的一些经典理论 内涵: 滤波器的设计,模拟与数字 采样定律 Z变换与s域映射 卷积原因 截断效应 各种变换 如:DFS DFT IDFT 具体的如下: % 离散信号和系统 % conv_m - 改进的线性卷积子程序 (第22页) % conv_tp - 用Toeplitz矩阵计算的线性卷积(第34页) % evenodd - 将实信号分解为偶和奇两部分(第15页) % impseq - 产生脉冲序列 (第6页) % sigadd -
  3. 所属分类:专业指导

    • 发布日期:2011-06-07
    • 文件大小:62464
    • 提供者:ccfeng2008
  1. 2011 年全国大学生电子设计竞-简易数字信号传输性能分析仪

  2. 2)设计三个低通滤波器,用来模拟传输信道的幅频特性: a)每个滤波器带外衰减不少于40dB/十倍频程; b)三个滤波器的截止频率分别为100kHz、200kHz、500kHz,截止频 率误差绝对值不大于10%; c)滤波器的通带增益AF 在0.2~4.0 范围内可调。 (3)设计一个伪随机信号发生器用来模拟信道噪声: a)伪随机信号V3 为4 5 12 f2 (x) =1+ x + x + x + x 的m序列; b)数据率为10Mbps,误差绝对值不大于1%; c)输出信号峰峰值为100mV
  3. 所属分类:专业指导

    • 发布日期:2011-09-02
    • 文件大小:192512
    • 提供者:shoujishiming
  1. 011E题 数字信号传输性能分析仪

  2. 本文以FPGA为核心,C8051f330作为控制部分,设计了一种数字信号传输性能分析装置。它由数字信号发生器、伪随机信号发生器、模拟低通滤波器、加法电路以及数字信号分析模块等构成。数字信号发生模块和伪随机信号发生模块由FPGA产生,伪随机信号发生器和低通滤波器模拟传输信道,数字信号分析模块由滤波和整形电路构成。。。。。。,此外本系统还能实现COD等功能,经测试,各项指标均能满足设计要求。
  3. 所属分类:硬件开发

    • 发布日期:2011-09-13
    • 文件大小:1048576
    • 提供者:wmglmy
  1. m序列在FPGA中的同步时钟提取

  2. 以M序列为例,讲解同步时钟信号的提取,附有M序列的生成讲解,及设计中用到的诸如全数字锁相环有相关知识和相关程序。
  3. 所属分类:其它

    • 发布日期:2011-10-13
    • 文件大小:2097152
    • 提供者:iyouju
  1. 基带数字信号m序列的扩频以及解扩

  2. 本工程是基于quartusII下的仿真,所有信号处理都在基带数字信号下运行。包括m序列的产生,dsss直扩,FIR匹配滤波器实现的同步以及解扩,代码是Verilog语言,完整运行。
  3. 所属分类:嵌入式

    • 发布日期:2011-11-02
    • 文件大小:624640
    • 提供者:gzh715695317
  1. 基于FPGA的简易数字分析仪

  2. 本文档提到了M序列的产生,以及同步信号的提取。给出了实际的测试效果
  3. 所属分类:其它

    • 发布日期:2013-07-23
    • 文件大小:749568
    • 提供者:bijiietao
  1. 正弦信号发生器

  2. 本文介绍以DDS芯片AD9851为产生正弦波信号核心,以单片机为主控制器,实现了从低频100hz到高频10Mhz宽频带的频率任意设定(亦可设定步进为10hz或者100hz等可调)、高精度(频稳度优于10-5)的正弦信号发生器,输出电压幅度在50欧姆负载上输出幅度大于1V。并且实现了产生从1MHz~10MHz范围内调制度 可调的模拟幅度调制(AM)信号,和把自行产生的M序列数字二进制基带信号调制成在100kHz固定频率载波二进制键控的ASK和PSK。
  3. 所属分类:数据库

    • 发布日期:2013-09-01
    • 文件大小:465920
    • 提供者:u011762690
  1. 简易数字信号传输性能分析仪fpga代码

  2. 2011年全国大学生电子设计竞赛E题“简易数字信号传输性能分析仪”fpga的控制代码,verilog编写;包括了M序列及同步时钟的提取等所有程序。
  3. 所属分类:电信

    • 发布日期:2013-10-21
    • 文件大小:119808
    • 提供者:u010213393
  1. 2路M序列数字基带系统设计(时分复用)

  2. 1、设计复用信号的帧结构和帧同步码; 2、设计发送、传输(无ISI)、接收和同步电路(小组成员分工); 3、确定部件类型、参数(电路放大倍数、带宽)等性能指标; 4、连接部件组成系统,调试; 5、仿真验证,要求收发信号波形基本一致并对结果进行分析; 6、说明书撰写严格执行教务处文件。
  3. 所属分类:硬件开发

    • 发布日期:2014-01-05
    • 文件大小:26624
    • 提供者:w272628569
  1. 2011电设E题简易数字信号分析仪verilog代码

  2. 2011电设E题简易数字信号分析仪verilog代码, 内含M序列产生,曼彻斯特码编码,时钟提取等子程序。
  3. 所属分类:嵌入式

    • 发布日期:2014-02-25
    • 文件大小:6144
    • 提供者:njukingway
  1. 数字信号处理卷子

  2. 1、某一信号的最高频率是900Hz,则它的奈奎斯特抽样频率是 。 2、在FIR滤波器窗函数设计法中,调整窗口长度N可以有效地控制 的宽度。 3、有限长序列x(n)的离散傅立叶变换x(k)=DFT[x(n)]= 其中Wn= 。 4、线性相位FIR滤波器零点分布特点是:零点是互为 的共轭对,确定其中一个,另外 个也就确定了。 5、数字滤波器的传输函数H(w)是以 为周期的,高频频带处于 的奇数倍附近。 6、如果序列x(n)的长度为M,只有当频域采样点数N M时,才可由频域采样X(k)恢复原序列x(
  3. 所属分类:其它

    • 发布日期:2014-12-30
    • 文件大小:33792
    • 提供者:qq_24935075
  1. 创建 AGWN/ISI 信道模型及m序列产生

  2. 【实验目的】 (1)用 LABVIEW 产生随机数。 (2)统计随机数的概率分布密度函数及相关函数特性。 (3)模拟产生 AWGN 及 ISI 信道,添加到数字通信仿真系统中,以便观察信噪比改变对误码率等的 影响。 (4)产生 m 序列信号源,验证 m 序列的伪随机性以及伪随机序列的自相关函数的双值特性。 (5)产生误码检测模块,观察平均误码率随信噪比的改变,绘制相应的曲线。
  3. 所属分类:C/C++

  1. 《数字信号处理》期末试卷

  2. 《数字信号处理》期末试卷 1已知一个有限长序列x(n)的圆周移位为f(n)=x((n+m))R(N),则 F(K)=DFT[f(n)]= ______________________ 2. 已知一个长度为N的序列x(n),它的离散傅立叶变换X(K)=DFT[x(n)]= ___________ 3、要使圆周卷积等于线性卷积而不产生混叠的必要条件是 4、长度为N的序列之傅立叶变换为,其周期是______________
  3. 所属分类:专业指导

    • 发布日期:2009-03-20
    • 文件大小:16384
    • 提供者:lgw_frank
  1. 数字信号处理之时频分析.pdf

  2. 总结描述大学本科所学数字信号处理,尽量用图片的形式表达数字信号的内涵∑dkyn-k]=∑Pkn-k] 也可以化简为 yn]+∑an-]=∑b 只要根据输入序列和输出序列,确定参数a和b,就能唯一定量的描述一个系统。 另∶由这种方法可以先定义一下FR和R滤波器(信号通过系统被改变,就如同滤波器) Finite Impulse response filter k x(n-k k 根据某一时刻输入系统一冲击函数,其响应会不会递归影响到下一次响应,分为 FIR:有限脉冲响应滤波器 FR:无限脉冲响应滤波
  3. 所属分类:讲义

    • 发布日期:2019-10-09
    • 文件大小:1048576
    • 提供者:weixin_40106401
  1. 基于FPGA的简易数字信号传输性能分析仪

  2. 设计了一种基于FPGA的数字信号传输性能分析系统,实现对数字信号传输性能的分析。系统采用FPGA为数字信号发生模块和分析模块控制芯片,按键输入传送控制信号给FPGA,FPGA产生频率步进可调的m序列,并进行曼彻斯特编码,信号经过模拟传输信道后,再由信号分析模块FPGA通过快速同步检测算法对信号进行同步提取,在示波器上测得眼图眼幅度等信息,实现了数字信号传输性能测试的功能。该系统密闭封装,人机界面友好,非常便于操作演示。
  3. 所属分类:其它

    • 发布日期:2021-02-21
    • 文件大小:651264
    • 提供者:weixin_38515897
  1. 基于数字信号处理机的水下光通信收发系统设计及分析

  2. 设计了一种基于数字信号处理机(DSP)的高速高可靠性水下光通信收发系统,并分析了调制时序和信号处理过程。在收发机中,DSP完成待发送信息的里德所罗门码编码和接收信息的滤波、门限判决、解调解码,现场可编程门阵列(FPGA)完成编码后信息的脉冲位置调制(PPM)。针对激光脉冲水下传输后脉宽展宽小于100 ns,激光重复频率偏离均值小于15%的情况,讨论了不同伽罗华域和PPM信息发送速率的关系;分析了收发机的各环节信号处理速度和各接口通信速度。结果表明,收发系统能够实现全双工的实时通信,通信速率可达7
  3. 所属分类:其它

    • 发布日期:2021-02-12
    • 文件大小:2097152
    • 提供者:weixin_38708707
« 12 3 4 5 6 »