您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于max3000 cpld的串口和并口的verilog程序

  2. 此程序是基于alteragongsicpld芯片max3000的串口和并口的verilog语言程序
  3. 所属分类:嵌入式

    • 发布日期:2010-09-30
    • 文件大小:49152
    • 提供者:sgl22
  1. ALTERA器件选型手册

  2. ALTERA器件选型手册,包括MAX3000,MAX7000,MAXII 和各种FPGA的特性.
  3. 所属分类:硬件开发

    • 发布日期:2009-01-16
    • 文件大小:948224
    • 提供者:savatage127
  1. 乘积项结构PLD的逻辑实现原理

  2. 采用这种结构的PLD芯片有:Altera的MAX7000,MAX3000系列(EEPROM工艺),Xilinx的XC9500系列(Flash工艺)和Lattice,Cypress的大部分产品(EEPROM工艺)
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:88064
    • 提供者:weixin_38724919
  1. EDA/PLD中的复杂可编程逻辑器件CPLD常用器件型号

  2. 常用CPLD芯片有:Xilinx公司的XC9500/XL/XV系列,低功耗的CoolRunner系列;Altera的低成本MAX3000/A系列,高性能MAX7000S/AE/B系列。   下面以Xilinx的XC9500XL系列CPLD为例来说明该类器件的命名规则,如图1所示。在第一项器件名称中第一个数字95代表XC9500系列,第二个数字144代表宏单元数为144个,XL代表3,3V低电压。-4TQ144C表示工作时延小于4ns,为表贴封装(具体封装形式请参考器件数据手册),引脚数为144
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:51200
    • 提供者:weixin_38602563
  1. EDA/PLD中的PLD/FPGA 结构与原理初步(一)

  2. 一.基于乘积项(Product-Term)的PLD结构 采用这种结构的PLD芯片有:Altera的MAX7000,MAX3000系列(EEPROM工艺),Xilinx的XC9500系列(Flash工艺)和Lattice,Cypress的大部分产品(EEPROM工艺) 我们先看一下这种PLD的总体结构(以MAX7000为例,其他型号的结构与此都非常相似): 图1 基于乘积项的PLD内部结构 这种PLD可分为三块结构:宏单元(Marocell),可编程连线(PIA)和I/O控制块。 宏单元是
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:53248
    • 提供者:weixin_38611527
  1. 复杂可编程逻辑器件CPLD常用器件型号

  2. 常用CPLD芯片有:Xilinx公司的XC9500/XL/XV系列,低功耗的CoolRunner系列;Altera的低成本MAX3000/A系列,高性能MAX7000S/AE/B系列。   下面以Xilinx的XC9500XL系列CPLD为例来说明该类器件的命名规则,如图1所示。在项器件名称中个数字95代表XC9500系列,第二个数字144代表宏单元数为144个,XL代表3,3V低电压。-4TQ144C表示工作时延小于4ns,为表贴封装(具体封装形式请参考器件数据手册),引脚数为144个,0~
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:57344
    • 提供者:weixin_38666753
  1. 浅析PLD总体结构及逻辑实现原理

  2. 一、基于乘积项(Product-Term)的PLD结构采用这种结构的PLD芯片有:Altera的MAX7000,MAX3000系列(EEPROM工艺),Xilinx的XC9500系列(Flash工艺)和LatTIce,Cypress的大部分产品(EEPROM工艺)我们先看一下这种PLD的总体结构(以MAX7000为例,其他型号的结构与此都非常相似):图1 基于乘积项的PLD内部结构这种PLD可分为三块结构:宏单元(Marocell),可编程连线 (PIA)和I/O控制块。 宏单元是PLD的基本结
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:118784
    • 提供者:weixin_38699352