您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 嵌入式处理器原理及应用――Nios系统设计和C语言编程

  2. 嵌入式系统是嵌入到对象体系中的专用计算机系统,包括硬件和软件两大部分。硬件包括处理器、存储器、输入输出接口和外部设备等,软件包括系统软件和应用软件,嵌入式系统的系统软件和应用软件紧密结合。 嵌入式处理器是嵌入式系统的核心,有硬核和软核之分。常用的嵌入式处理器硬核有ARM、MIPS、PowerPC、Intel x86和Motorola 68000等;Altera公司开发的Nios是16/32位嵌入式处理器软核。和硬核相比,软核的使用灵活方便。 Nios嵌入式处理器是可配置的通用RISC处理器,可
  3. 所属分类:硬件开发

    • 发布日期:2011-03-01
    • 文件大小:308224
    • 提供者:luno1
  1. 计算机组成与设计:硬软件接口

  2. 计算机组成原理的参考书籍,主要介绍了MIPS指令集的设计,本书采用了MIPS处理器来展示计算机硬件技术、汇编语言、计算机算术、流水线、存储器层次结构以及I/O等基本功能
  3. 所属分类:讲义

    • 发布日期:2018-06-17
    • 文件大小:156237824
    • 提供者:charminglam
  1. Logisim组成原理实验-存储器实验

  2. 计算机组成原理存储器实验,包含MIPS RAM、MIPS 寄存器文件、Cache硬件设计(直接相联,全相联,组相联)
  3. 所属分类:其它

    • 发布日期:2020-05-20
    • 文件大小:1048576
    • 提供者:canwu1212
  1. MIPS RAM设计3.3.circ

  2. Logisim 中 RAM 组件只能提供固定的地址位宽,数据输出也只能提供固定的数据位宽,访问时无法同时支持字节/半字/字三种访问模式,实验要求利用4个8位的 RAM 组件进行扩展,设计完成既能按照8位、也能按16位、也能按照32位进行读写访问的32位存储器,最终存储器引脚
  3. 所属分类:互联网

    • 发布日期:2020-06-17
    • 文件大小:1048576
    • 提供者:qq_45772158
  1. verlog语言五级MIPS流水CPU

  2. 五级流水CPU设计 流水线是数字系统中一种提高系统稳定性和工作速度的方法,广泛应用于高档CPU的架构中。根据MIPS处理器的特点,将整体的处理过程分为取指令(IF)、指令译码(ID)、执行(EX)、存储器访问(MEM)和寄存器会写(WB)五级,对应多周期的五个处理阶段。一个指令的执行需要5个时钟周期,每个时钟周期的上升沿来临时,此指令所代表的一系列数据和控制信息将转移到下一级处理。
  3. 所属分类:硬件开发

    • 发布日期:2020-06-24
    • 文件大小:4194304
    • 提供者:Master_Lin_007
  1. 储存系统设计课设全部源码.txt

  2. 本实训项目帮助大家理解计算机中重要部件—存储器,要求同学们掌握存储扩展的基本方法,能设计 MIPS 寄存器堆、MIPS RAM 存储器。能够利用所学习的 cache 的基本原理设计直接相联、全相联,组相联映射的硬件 cache。
  3. 所属分类:互联网

    • 发布日期:2020-07-10
    • 文件大小:1048576
    • 提供者:qq_45772158
  1. 【Logisim】存储器设计

  2. 了解ROM和RAM的组成结构与扩展方法,了解寄存器的工作原理,了解Cache的映射机制。 华中科技大学《计算机硬件系统设计》
  3. 所属分类:硬件开发

    • 发布日期:2020-07-16
    • 文件大小:632832
    • 提供者:weixin_43184248
  1. FPGA模型机课程设计源代码.docx

  2. 主要围绕设计一个完整的模型计算机展开,包括设计模型机的基本架构、数据通路、运算器、存储器、总线、通用寄存器、输入\输出端口等硬件部件,以及指令系统。指令系统可以采用MIPS 32位处理器指令格式实现。要求实现基本的Load-Store-ALU类型20条指令,在此基础上可以自行扩展需要实现的指令,包括乘除运算、条件转移、异常与中断、原子操作等指令。
  3. 所属分类:教育

    • 发布日期:2020-07-24
    • 文件大小:37888
    • 提供者:ly823260355
  1. 嵌入式系统/ARM技术中的基于STM32F100VBT6的32位MCU开发板设计与实现

  2. RISC(reduced instruction set computer,精简指令集计算机)是一种执行较少类型计算机指令的微处理器,起源于80 年代的MIPS主机(即RISC 机),RISC机中采用的微处理器统称RISC处理器。这样一来,它能够以更快的速度执行操作(每秒执行更多百万条指令,即MIPS)。因为计算机执行每个指令类型都需要额外的晶体管和电路元件,计算机指令集越大就会使微处理器更复杂,执行操作也会更慢。STM32F100VBT6采用ARM Cortex-M3 32位RISC内核,工作
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:211968
    • 提供者:weixin_38632146
  1. 便携设备访问片外SDRAM的低功耗设计研究

  2. 在基于DSP的嵌入式应用中,存储器系统逐渐成为功耗的主要来源。例如Micron公司的MT48LC2Mx32B2-5芯片,在读写时功耗最大可以到达924 mW,而大部分DSP的内核功耗远远小于这个数值。如TI的TMS320C55x系列的内核功耗仅仅为0.05 mW/MIPS。所以说,优化存储系统的功耗是嵌入式DSP极其重要的设计目标。本文主要以访问外部SDRAM为例来说明降低外部存储系统功耗的设计方法。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:151552
    • 提供者:weixin_38620839
  1. 基于ARM和以太网供电的网络摄像机设计

  2. 1 系统的结构   整个系统由AT91RM9200处理器、CMOS传感器、音频采集系统、以太网供电系统和以太网数据通信等几部分组成。首先,通过CMOS传感器镜头采集图像,同时还可以进行音频采集,经过AT91RM9200处理器处理,整个过程通过网络进行数据传输,通过网络进行供电,从而实现以太网供电的网络摄像机系统功能。   2 系统的硬件设计   2.1 AT91RM9200相关设计   AT91RM9200嵌入ARM920T ARM Thumb处理
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:109568
    • 提供者:weixin_38632247
  1. 嵌入式系统/ARM技术中的嵌入式DSP访问片外SDRAM的低功耗设计研究

  2. DSP有限的片内存储器容量往往使得设计人员感到捉襟见肘,特别是在数字图像处理、语音处理等应用场合,需要有高速大容量存储空间的强力支持。因此,需要外接存储器来扩展DSP的存储空间。   在基于DSP的嵌入式应用中,存储器系统逐渐成为功耗的主要来源。例如Micron公司的MT48LC2Mx32B2-5芯片,在读写时功耗最大可以到达924 mW,而大部分DSP的内核功耗远远小于这个数值。如TI的TMS320C55x系列的内核功耗仅仅为0.05 mW/MIPS。所以说,优化存储系统的功耗是嵌入式DSP
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:188416
    • 提供者:weixin_38500709
  1. 工业电子中的VRS51L3074工业生产过程控制系统设计方案

  2. 一、设计背景   火力发电厂原煤场堆取料机是使用卷缆(滑线)的大型设备,煤场堆取料机工作在非封闭环境,由于滑线电缆较长、长期工作环境温度变化大,造成滑线电缆经常发生故障,使得胶带机与堆取料机间无法实现正常连锁工作。当胶带机与堆取料机间不能正常连锁很容易引起跑煤事故,造成设备损坏,影响安全生产,同时也带来了一些安全隐患,该设计方案将对把斗轮机通过无线通讯的方式加入到程控流程中。   二、无线联动示意图   三、功能描述   主控芯片采用VRS51L3074-40QBG   1、4
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:153600
    • 提供者:weixin_38648037
  1. Logisim 存储系统设计(HUST)代码.txt 1-6关全部通过

  2. 本实训项目帮助大家理解计算机中重要部件—存储器,要求同学们掌握存储扩展的基本方法,能设计 MIPS 寄存器堆、MIPS RAM 存储器。能够利用所学习的 cache 的基本原理设计直接相联、全相联,组相联映射的硬件 cache。 汉字字库存储芯片扩展实验 MIPS寄存器文件设计 MIPS RAM设计 全相联cache设计 直接相联cache设计 4路组相连cache设计
  3. 所属分类:教育

    • 发布日期:2020-12-03
    • 文件大小:1048576
    • 提供者:weixin_44618408
  1. 单片机与DSP中的Microchip推出低成本8位PIC闪存单片机,有效倍增低电压设计性能

  2. 全球领先的单片机和模拟半导体供应商——美国微芯科技公司(Microchip Technology)近日推出全新系列高引脚数、高密度存储器的PIC18F87J10闪存单片机的前十款产品。新款单片机在3V低电压应用时可达10 MIPS,性能翻了一倍。  随着8、16和32位单片机之间的性能差距越来越小,加上越来越多的设计都趋向采用更低的电压,嵌入式设计工程师正在寻求兼具成本效益、具有丰富外设且引脚数多、存储容量大的8位单片机产品,以便沿用现有的8位编码和开发工具。  PIC18F87J10 8位单片
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:66560
    • 提供者:weixin_38520437
  1. 基于MicroBlaze软核的FPGA片上系统设计

  2. Xilinx公司的MicroBlaze 32位软处理器核是支持CoreConnect总线的标准外设集合。MicroBlaze处理器运行在150MHz时钟下,可提供125 D-MIPS的性能,非常适合设计针对网络、电信、数据通信和消费市场的复杂嵌入式系统。 1 MicroBlaze的体系结构       MicroBlaze 是基于Xilinx公司FPGA的微处理器IP核,和其它外设IP核一起,可以完成可编程系统芯片(SOPC)的设计。MicroBlaze 处理器采用RISC架构和哈佛结构
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:91136
    • 提供者:weixin_38668274
  1. MIPS处理器实现-源码

  2. MIPS处理器实现 该存储库包含MIPS Processor的单周期实现的所有verilog模块文件。 通过相应地设计数据路径和控制路径,并在指令存储器中预定义指令,可以实现处理器体系结构的一个子集。
  3. 所属分类:其它

    • 发布日期:2021-02-20
    • 文件大小:6144
    • 提供者:weixin_42135754
  1. coen316-cpu:使用VHDL实现的MIPS处理器。 包含20条指令,分为三类:R(寄存器),I(立即)和J(跳转)指令-源码

  2. MIPS CPU 该项目包括使用VHDL的MIPS处理器的设计和开发。 处理器包含20条指令,分为三类:R(寄存器),I(立即)和J(跳转)指令。 指令格式 注册说明 立即指示 无条件跳转指令 标志扩展名格式 一些MIPS指令要求将I格式指令的16位立即数字段(存储在位0到15中)符号扩展为完整的32位宽度。 符号扩展的确切方式取决于要执行的指令类型,如下所示。 数据路径设计 组件说明 PC寄存器 程序计数器寄存器是具有异步复位的32位宽的寄存器。 PC寄存器的输入是下一个地址单元的输出。 P
  3. 所属分类:其它

    • 发布日期:2021-02-15
    • 文件大小:583680
    • 提供者:weixin_42116681
  1. 基于ARM和以太网供电的网络摄像机设计

  2. 1 系统的结构   整个系统由AT91RM9200处理器、CMOS传感器、音频采集系统、以太网供电系统和以太网数据通信等几部分组成。首先,通过CMOS传感器镜头采集图像,同时还可以进行音频采集,经过AT91RM9200处理器处理,整个过程通过网络进行数据传输,通过网络进行供电,从而实现以太网供电的网络摄像机系统功能。   2 系统的硬件设计   2.1 AT91RM9200相关设计   AT91RM9200嵌入ARM920T ARM Thumb处理
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:116736
    • 提供者:weixin_38656662
  1. VRS51L3074工业生产过程控制系统设计方案

  2. 一、设计背景   火力发电厂原煤场堆取料机是使用卷缆(滑线)的大型设备,煤场堆取料机工作在非封闭环境,由于滑线电缆较长、长期工作环境温度变化大,造成滑线电缆经常发生故障,使得胶带机与堆取料机间无法实现正常连锁工作。当胶带机与堆取料机间不能正常连锁很容易引起跑煤事故,造成设备损坏,影响安全生产,同时也带来了一些安全隐患,该设计方案将对把斗轮机通过无线通讯的方式加入到程控流程中。   二、无线联动示意图   三、功能描述   主控芯片采用VRS51L3074-40QBG   1、4
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:202752
    • 提供者:weixin_38632763
« 12 3 »