点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - modelsim仿真,testbench
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
modelsim 仿真如何读入一个文件进行测试
如何在modelsim仿真中,在testbench中读入一副图像数据,其中数据的存放需要一定的格式才能被读入
所属分类:
嵌入式
发布日期:2009-07-20
文件大小:764
提供者:
wodealian
片外DDR仿真核经modelsim测试
micron ddr testbench,适合编写DDR入门者使用。 功能同外部DDR相同的仿真文件,用于系统仿真。可快速仿真带DDR的系统,在没有逻辑分析仪的情况下相当实用。 此系统本人在开发中曾实用,现分享予大家,祝大家开发顺利。
所属分类:
其它
发布日期:2009-10-14
文件大小:306176
提供者:
wqh_001
modelsim仿真,使用手册
modelsim仿真功能仿真(前仿真,代码仿真) 主旨在于验证电路的功能是否符合设计要求,其特点是不考虑电路门延迟与线延迟,主要是验证电路与理想情况是否一致。可综合FPGA代码是用RTL级代码语言描述的,其输入为RTL级代码与Testbench.在设计的最初阶段发现问题,可节省大量的精力 门级仿真和时序列仿真 (后仿真) 使用综合软件综合后生成的门级网表进行仿真,不加入时延文件的仿真就是门级仿真.可以检验综合后的功能是否满足功能要求,其速度比功能仿真要慢,比时序仿真要快. 在门级仿真的基础上加
所属分类:
嵌入式
发布日期:2010-07-15
文件大小:583680
提供者:
lee117606
如何编写高效率的Testbench文件
Testbench是硬件仿真中的输入激励文件,在Ncsim、Modelsim中属于必不可少的一部分。本文属于入门级Testbench教程。
所属分类:
硬件开发
发布日期:2011-04-08
文件大小:555008
提供者:
luandeok
[原创] testbench 设计入门(modelsim)
虽然简单,但是流程很全,教你一步步实现modelsim仿真,很适合新手!
所属分类:
硬件开发
发布日期:2011-05-06
文件大小:3072
提供者:
lovexsm
altera fpga 单口ram核的运用
运用fpga自带的单口ram ip核,并写了一个读使能、地址、数据的产生控制模块,并简单的编写testbench来用modelsim仿真,方便大家理解ram 核的使用。
所属分类:
硬件开发
发布日期:2012-03-01
文件大小:2097152
提供者:
jeloc3648
modelsim使用教程
有关modelsim的内容,介绍 ModelSim5.7 的安装,Xilinx 仿真库的设置等方面的内容。使用TestBench对设计进行仿真。
所属分类:
硬件开发
发布日期:2012-03-14
文件大小:632832
提供者:
guasslaw
VHDL编写testbench 初步
vhdl 仿真基础,需要的赶紧下啊
所属分类:
嵌入式
发布日期:2008-07-22
文件大小:281600
提供者:
xwq8204
实验二_ModelSim仿真软件使用
设计底层DUT单元:移位寄存器,功能同74LS164,输入端口为clock、reset、load、sel,datain输出端口为dataout,其并行输入输出数据宽度均为8比特。设计verilog testbench代码,实现对移位寄存器的功能进行测试,要求测试移位寄存器的置位,左移,右移等功能。
所属分类:
软件测试
发布日期:2013-01-03
文件大小:69632
提供者:
yy201092
modelsim使用 初级教程
modelsim使用教程, 可以简单 教给你 你 去怎么去 使用 modelsim 去 写代码 和编译, 还有 写 testbench
所属分类:
其它
发布日期:2013-10-31
文件大小:2097152
提供者:
angelbosj
modelsim前仿和后仿
由於 FPGA 可重複編程,所以不少開發人員就不寫 testbench,直接使用 Quartus II 的 programmer 燒進開發板看結果,或者使用 Quartus II 自帶的 Waveform Editor 進行 仿真,這種方式雖然可行,但僅適用於小 project,若 project 越寫越大,Quartus II 光 做 fitter 就很耗時間,一整天下來都在作 Quartus II 編譯
所属分类:
硬件开发
发布日期:2013-11-21
文件大小:404480
提供者:
xuxiaoli123
adder+testbench
一个简单的加法器,可用modelsim进行仿真,里面包含testbench,在testbench里使用了textio,想学习textio的初学者可以参考一下
所属分类:
嵌入式
发布日期:2013-12-21
文件大小:89088
提供者:
qiutiandeguang
inout程序及其testbench的modelsim仿真
设计了一个双口RAM,数据口使用inout进行处理,testbench里对数据口进行了仿真,仿真结果已经通过modelsim
所属分类:
硬件开发
发布日期:2014-04-14
文件大小:6144
提供者:
keaihaizhu
用vhdl写testbench
如何用vhdl语言书写testbench文件,帮助你跟好的开发vhdl工程,并进行modelsim仿真测试
所属分类:
专业指导
发布日期:2014-05-17
文件大小:13631488
提供者:
u010338755
testbench编写
FPGA做modelsim仿真,testbench编写指南,入门资料
所属分类:
硬件开发
发布日期:2015-07-05
文件大小:24576
提供者:
u013832584
Modelsim使用教程
主要为ModelSim仿真工具的使用方法,从开始创建工程到后期对相应testbench的仿真介绍,非常基础使用。分享仅供学习交流。
所属分类:
硬件开发
发布日期:2017-10-23
文件大小:623616
提供者:
sinat_31206523
Modelsim 自动化仿真平台搭建
Modelsim 自动化仿真平台搭建1. 打开Modelsim 软件,建一个工程文件夹,简历Modelsim 仿真工程。 2. 在用户窗口界面加入需要仿真的所有代码和库文件。 3. 编译有文件 4. 选择testbench顶层文件启动仿真。 5. 选择所要观察的目标信号,并将其加入到波形观察窗口,如需更改bus显示数据格式还需要进一步设置。例如进制转换,模拟波形切换。 6.设置仿真运行时间,启动仿真波形绘制。 7. 如果下一次启动有其他文件更改或删除还需要重复以上步骤的部分或者全部。
所属分类:
硬件开发
发布日期:2017-12-07
文件大小:481280
提供者:
ypd666
使用ModelSim进行设计仿真
下面我开始在ModelSim中使用TestBench对设计进行仿真; 1、 打开ModelSim,新建工程TestBenchTest; 2、 将8.3.2节的分频模块设计文件添加到当前工程中,如果你不知道怎么添加,方法 是在Add items to the Project窗口中点击Add Existing Files,找到8.3.2节中的文件,拷贝到当前目录即可; 3、 新建TestBenchFile文件,并将上述源代码添加进去保存,新建文件的方法是File->New->Sourc
所属分类:
嵌入式
发布日期:2009-01-03
文件大小:583680
提供者:
chengzengju
Modelsim 6.0 使用教程
3.3 Modelsim仿真的基本步骤 Modelsim的仿真主要有以下几个步骤:建立库并映射库到物理目录;编译原代码(包括Testbench;执行仿真。 当对要仿真的目标文件进行仿真时需要给文件中的各个输入变量提供激励源,并对输入波形进行的严格定义,这种对激励源定义的文件称为Testbench,即测试台文件。下面先讲一下Testbench的产生方法。 我们可以在modelsim内直接编写Testbench,而且modelsim还提供了常用的各种模板。具体步骤如下: ⑴.执行File->
所属分类:
嵌入式
发布日期:2009-01-03
文件大小:433152
提供者:
wanglinghuan
FPGA NCO IP设置 数字混频 + modelsim仿真.zip
数字混频的Veriloag代码,Quartus工程,含testbench仿真。程序设计系统时钟5MHz,625kHz的输入信号与625kHz的本振信号做混频,根据混频原理会得到1.25MHz的和频信号与0Hz(直流),将直流滤除掉得到1.25MHz的有效信号。
所属分类:
Windows Server
发布日期:2020-06-10
文件大小:5242880
提供者:
qq_31387349
«
1
2
3
4
»