点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - myhdl
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
myhdl manual.docx
myhdl manual.docx ,source codes and examples
所属分类:
硬件开发
发布日期:2017-07-03
文件大小:192512
提供者:
cctt66
myhdl exmples .docx
myhdl exmples, source codes and examples
所属分类:
硬件开发
发布日期:2017-07-03
文件大小:260096
提供者:
cctt66
myhdl-python-fpga.pdf
The goal of the MyHDL project is to empower hardware designers with the elegance and simplicity of the Python language. MyHDL is a free, open-source package for using Python as a hardware descr iption and verification language. Python is a very hig
所属分类:
硬件开发
发布日期:2020-03-28
文件大小:644096
提供者:
zhaowy2008
MyHDL 0.11 最新原版应用手册
MyHDL 使用python作为硬件描述和验证语言,轻松开发FPGA!本人已在正式产品中使用,极大提高了开发效率,相比之下纯粹用Verilog或VHDL的开发周期长不说,仿真的测试用例编写也让人头痛,而myHDL对熟悉Python的人来说就是HDL设计的瑞士军刀!
所属分类:
嵌入式
发布日期:2020-05-31
文件大小:432128
提供者:
weixin_43492754
基于Python 软硬件协同设计方法
摘要:针对当前系统设计中软硬件设计者分别采用不同的设计语言存在的天然鸿沟和如何将基于Python的大量软件算法快速地转换为硬件设计的问题,研究了一种新的基于Python的软硬件协同设计方法.并以基于Python的MyHDL扩展包为例,重点研究了以Python作为软硬件协同设计.仿真和校验的系统设计流程,得出基于Python的软硬件协同设计方法能大幅度提高系统设计及算法硬件实现的效率的结论. 0 引言 现代系统设计许多都是由C/C++,Python等高级语言来完成,而且这些系统越来越复
所属分类:
其它
发布日期:2020-10-20
文件大小:106496
提供者:
weixin_38735899
基于Python 软硬件协同设计方法
摘要:针对当前系统设计中软硬件设计者分别采用不同的设计语言存在的天然鸿沟和如何将基于Python的大量软件算法快速地转换为硬件设计的问题,研究了一种新的基于Python的软硬件协同设计方法.并以基于Python的MyHDL扩展包为例,重点研究了以Python作为软硬件协同设计.仿真和校验的系统设计流程,得出基于Python的软硬件协同设计方法能大幅度提高系统设计及算法硬件实现的效率的结论. 0 引言 现代系统设计许多都是由C/C++,Python等语言来完成,而且这些系统越来越复杂,
所属分类:
其它
发布日期:2021-01-20
文件大小:113664
提供者:
weixin_38621386
如何让数字硬件设计简单化
VHDL和Verilog是用于描述可综合数字硬件的两种主流语言。但我们不应忘记,它们初可不是为了这个目的创建的,而是为了模拟和归档。这个事实加之许多其它语法弱点,引发了许多问题,比如设计参数化能力弱;设计可重用性差;代码冗长、方法繁复;以及使可综合和不可综合特征之间的边界模糊不清。为了应对这些限制和问题,一些新的替代解决方案已经出现,如Bluespec、Chisel、CλaSH、Migen、MyHDL和SpinalHDL等。 以不同方式描述硬件 与VHDL和Verilog一样,Spi
所属分类:
其它
发布日期:2021-01-20
文件大小:230400
提供者:
weixin_38582793
docs-myhdl-org-en-stable.pdf
Python myhdl使用手册
所属分类:
硬件开发
发布日期:2021-01-11
文件大小:432128
提供者:
Noahyo