您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. uboott移植实验手册及技术文档

  2. 实验三 移植U-Boot-1.3.1 实验 【实验目的】 了解 U-Boot-1.3.1 的代码结构,掌握其移植方法。 【实验环境】 1、Ubuntu 7.0.4发行版 2、u-boot-1.3.1 3、FS2410平台 4、交叉编译器 arm-softfloat-linux-gnu-gcc-3.4.5 【实验步骤】 一、建立自己的平台类型 (1)解压文件 #tar jxvf u-boot-1.3.1.tar.bz2 (2)进入 U-Boot源码目录 #cd u-boot-1.3.1 (3)创
  3. 所属分类:Flash

    • 发布日期:2010-01-28
    • 文件大小:2097152
    • 提供者:yequnanren
  1. STM32F10xxx参考手册

  2. 目录 1 文中的缩写 24 1.1 寄存器描述表中使用的缩写列表 24 1.2 术语表 24 1.3 可用的外设 24 2 存储器和总线构架 25 2.1 系统构架 25 2.2 存储器组织 27 2.3 存储器映像 28 2.3.1 嵌入式SRAM 29 2.3.2 位段 29 2.3.3 嵌入式闪存 30 2.4 启动配置 33 3 CRC计算单元(CRC) 34 3.1 CRC简介 34 3.2 CRC主要特性 34 3.3 CRC功能描述 34 3.4 CRC寄存器 35 3.4.1
  3. 所属分类:硬件开发

    • 发布日期:2012-10-17
    • 文件大小:12582912
    • 提供者:lhlvictory
  1. Altera可重配置PLL手册(中文)

  2. Altera可重配置PLL手册(中文),推荐给大家。
  3. 所属分类:嵌入式

    • 发布日期:2012-12-17
    • 文件大小:1048576
    • 提供者:shuisxianshzp
  1. STM32中文参考手册

  2. 目录 STM32F10xxx参考手册 目录 1 文中的缩写 24 1.1 寄存器描述表中使用的缩写列表 24 1.2 术语表 24 1.3 可用的外设 24 2 存储器和总线构架 25 2.1 系统构架 25 2.2 存储器组织 27 2.3 存储器映像 28 2.3.1 嵌入式SRAM 29 2.3.2 位段 29 2.3.3 嵌入式闪存 30 2.4 启动配置 33 3 CRC计算单元(CRC) 34 3.1 CRC简介 34 3.2 CRC主要特性 34 3.3 CRC功能描述 34 3
  3. 所属分类:嵌入式

    • 发布日期:2014-02-28
    • 文件大小:16777216
    • 提供者:u010910604
  1. stm32中文参考手册

  2. 目录 stm32f10xxx参考手册 目录 1 文中的缩写 24 1 1 寄存器描述表中使用的缩写列表 24 1 2 术语表 24 1 3 可用的外设 24 2 存储器和总线构架 25 2 1 系统构架 25 2 2 存储器组织 27 2 3 存储器映像 28 2 3 1 嵌入式sram 29 2 3 2 位段 29 2 3 3 嵌入式闪存 30 2 4 启动配置 33 3 crc计算单元 crc 34 3 1 crc简介 34 3 2 crc主要特性 34 3 3 crc功能描述 34 3
  3. 所属分类:C

    • 发布日期:2014-06-08
    • 文件大小:16777216
    • 提供者:lhf0921
  1. altera pll重配置

  2. altera pll重配置模块可解决频率切换应用场合,只用一个锁相环能代替多个,并不存在布线报警。
  3. 所属分类:硬件开发

    • 发布日期:2014-07-26
    • 文件大小:1048576
    • 提供者:laolin333
  1. 赛灵思fpga pll 动态重配置技巧

  2. 赛灵思fpga pll 动态重配置技巧英文的
  3. 所属分类:硬件开发

    • 发布日期:2014-07-29
    • 文件大小:376832
    • 提供者:guuch
  1. STM32F10xxx参考手册

  2. STM32F10xxx rev7v3参考手册. 南京万利提供的原始翻译文档. 本译文仅供参考,如有翻译错误,请以英文原稿为准。请读者随时注意在ST网站下载更新版本. 本译文仅供参考,如有翻译错误,请以英文原稿为准。请读者随时注意在ST网站下载更新版本 目录 1 文中的缩写 16 1.1 寄存器描述表中使用的缩写列表 16 1.2 术语表 16 1.3 可用的外设 16 2 存储器和总线构架 17 2.1 系统构架 17 2.2 存储器组织 18 2.3 存储器映像 19 2.3.1 嵌入式SR
  3. 所属分类:C

    • 发布日期:2009-04-13
    • 文件大小:6291456
    • 提供者:tyt_xa
  1. Altera可重配置PLL使用手册

  2. Altera可重配置PLL使用手册,用于进行pll锁相环的参数化动态重新配置
  3. 所属分类:硬件开发

    • 发布日期:2018-03-19
    • 文件大小:2097152
    • 提供者:nimrod2015
  1. cycloneIV PLL重配置源代码

  2. 基于Quartus15的 cycloneIV PLL重配置源代码,已经封装完成,可以直接调用。仅使用了ATLPLL一个IP核,资源占用非常少,支持10M-200M步进10M的时钟输出,仿真和实际测试均可正常使用。
  3. 所属分类:硬件开发

    • 发布日期:2018-07-06
    • 文件大小:8192
    • 提供者:qq_20163647
  1. AM335Bootload流程分析.pdf

  2. AM335Bootload流程分析,描述了uboot的启动过程和主要函数的调用过程根据am335X的芯片技术手册,获取图三,此图为芯片上电时序要求。满足该要求方法有: 可以选用特定的PMC,乜可以使用分离电源芯片,但必须严格要求上电时序。而PMC在设计上 简单,可参考T的电源芯片设计。 Figure 26-2 Public ROM Code Boot Procedure From public startup Dead loop in public VDDS RTC Set up the boo
  3. 所属分类:嵌入式

    • 发布日期:2019-10-31
    • 文件大小:839680
    • 提供者:qq_36310253
  1. STM32L4 系列硬件开发入门.pdf

  2. 里面有如何设计 基本电路,注意事项,对于硬件工程师非常有参考价值AN4555 目录 3.6LS|时钟 30 3了7系统时钟( SYSCLK)选择 30 自举配置 31 4.1物理重映射 32 4.2嵌入式自举程序 32 4.3BOOT0引脚连接 32 5 调试管理 33 5.1前言 33 52SWJ调试端|(JTAG和串行线) 33 5.3引脚排列和调试端口引胨 34 53.1SWJ调试端口引脚 ...34 532灵活的 SWJ-DP引脚分配 34 533JTAG引脚上的内部上拉和下拉电阻 ..
  3. 所属分类:C

    • 发布日期:2019-10-31
    • 文件大小:943104
    • 提供者:vowping
  1. Luminary Micro Stellaris系列LM3S308微控制器选型指南(周立功翻译).pdf

  2. Luminary Micro Stellaris系列LM3S308微控制器选型指南(周立功翻译)pdf,Luminary Micro Stellaris系列LM3S308微控制器选型指南(周立功翻译)LM3S308微挖制器 目录 关于本文档.17 读者. 17 关于本手册 17 相关文档 7 文档约定 1面画 ..17 结构概述 重日重重 19 1.1产品特性 19 1.2目标应用 23 1.3高级方框图 23 14功能概述 24 1.4.1 ARM Cortex TM-M3 25 142电机掉
  3. 所属分类:其它

    • 发布日期:2019-10-13
    • 文件大小:6291456
    • 提供者:weixin_38743481
  1. 横河电机CW240钳式功率计中文简介.pdf

  2. 横河电机CW240钳式功率计中文简介pdf,横河电机CW240钳式功率计中文简介:一台仪器即可实现电能分析和电源质量控制,同时测量4个系统的负载(共模电压),宽测量量程,4通道漏电流检测,接线和设置检查功能,可保存大量数据,模拟输入-输出功能(可选)电流输入端 ●带有电流钳式探头HAL反接保护 电压输入端 ●带有电压线连接保护 cw240 h ◎◎◎ 保护罩 FUTAN RS232C接口 外部控制MO端子 模拟O端了(选配件) W已口cP对 YOKOGAWA争 主菜单 H PC弹出按钮 量 设置
  3. 所属分类:其它

    • 发布日期:2019-10-12
    • 文件大小:4194304
    • 提供者:weixin_38744270
  1. 再谈USB3.0-测试关键技术.pdf

  2. 笔者这篇文章将总结 USB3.0 的测试方案,归纳 USB3.0 发射并重点介绍接收测试的一些关键技术和原理,比如 USB 3.0 的一致性通道、抖动传递函数、接收端的均衡技术、接收端抖动一致性和容忍度测试的原理、如何进入环回、如何进行 SER(误符号率)测试、以及一些实际测试中的常见问题,与读者分享。致性通道(comp| iance channels) 为了更好的模拟实际的USB3.0拓扑,及反映真实最极端情况下USB3.0的电 气性能,规范根据典型的走线长度和最长的电缆长度,定义了几种不同的
  3. 所属分类:硬件开发

    • 发布日期:2019-10-07
    • 文件大小:1048576
    • 提供者:lb522403323
  1. USB单片机CH554/CH559实用例程代码-CH558DS1.PDF

  2. USB单片机CH554/CH559实用例程代码-CH558DS1.PDFCH558手册 3 4、引脚 引脚号 引脚 其它功能名称 其它功能描述 SS0P20LQF48名称(左侧功能最优先) 内部5->3.3V电压调整器的5V外部电源输入 19 41 VIN5 V5 需要外接0.1uF电源退耦电容。 内部电压调整器输出和内部3.3工作电源输入, 20 42 VDD33 VDD/VCC 当电源电压小于3.6V时连接VIN5输入外部电源, 当电源电压大于3.6V时外接3.3uF电源退耦电容。 1
  3. 所属分类:其它

    • 发布日期:2019-09-03
    • 文件大小:712704
    • 提供者:weixin_38743481
  1. RFID技术中的异步FIFO和PLL在高速雷达数据采集系统中的应用

  2. 1 引言   随着雷达系统中数字处理技术的飞速发展,需要对雷达回波信号进行高速数据采集。在嵌入式条件下,要求获取数据的速度越来越快。精度越来越高,以致数据量及处理速度要求大增。为避免数据处理不及时,发生数据丢失,影响系统可靠性,要进一步提高系统实时性,必须研究开发高速嵌入式雷达信号采集系统。这里结合高速嵌入式数据采集系统,提出一种基于CvcloneⅢFPGA实现的异步FIFO和锁相环(PLL)结构来实现高速缓存,该结构可成倍提高数据流通速率,增加数据采集系统的实时性。采用FPGA设计高速缓存,
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:256000
    • 提供者:weixin_38519660
  1. EDA/PLD中的利用可编程逻辑实现灵活高效的多媒体信号处理

  2. 从非常简单的消费类音/视频播放器到在专业制作环境中使用的高度复杂的音视频捕捉、编辑和回放系统,多媒体设备或系统的应用范围非常广泛。人们在实现这类应用系统时会使用特殊应用标准产品(ASSP)、专用数字信号处理器(DSP)、RSIC处理器和可编程逻辑等多种类型的技术。这些技术有各自的独特优势和局限性。   可编程逻辑的好处是灵活性高,易于扩展,可以采用可重配置技术进行多媒体信号处理。由可编程逻辑构成的典型模块有乘法器、存储器、协议接口和时钟电路(如PLL)。这些模块具有可扩展性,能够适应从简
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:337920
    • 提供者:weixin_38690275
  1. 利用可编程逻辑实现灵活高效的多媒体信号处理

  2. 从非常简单的消费类音/视频播放器到在制作环境中使用的高度复杂的音视频捕捉、编辑和回放系统,多媒体设备或系统的应用范围非常广泛。人们在实现这类应用系统时会使用特殊应用标准产品(ASSP)、专用数字信号处理器(DSP)、RSIC处理器和可编程逻辑等多种类型的技术。这些技术有各自的独特优势和局限性。   可编程逻辑的好处是灵活性高,易于扩展,可以采用可重配置技术进行多媒体信号处理。由可编程逻辑构成的典型模块有乘法器、存储器、协议接口和时钟电路(如PLL)。这些模块具有可扩展性,能够适应从简单到
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:521216
    • 提供者:weixin_38680340
  1. 异步FIFO和PLL在高速雷达数据采集系统中的应用

  2. 1 引言   随着雷达系统中数字处理技术的飞速发展,需要对雷达回波信号进行高速数据采集。在嵌入式条件下,要求获取数据的速度越来越快。精度越来越高,以致数据量及处理速度要求大增。为避免数据处理不及时,发生数据丢失,影响系统可靠性,要进一步提高系统实时性,必须研究开发高速嵌入式雷达信号采集系统。这里结合高速嵌入式数据采集系统,提出一种基于CvcloneⅢFPGA实现的异步FIFO和锁相环(PLL)结构来实现高速缓存,该结构可成倍提高数据流通速率,增加数据采集系统的实时性。采用FPGA设计高速缓存,
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:343040
    • 提供者:weixin_38646230
« 12 »