您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 状态机设计fpga

  2. 状态机是非常重要的基础控制各个模块的衔接功能FPGA状态机是非常重要的基础控制各个模块的衔接功能
  3. 所属分类:硬件开发

    • 发布日期:2018-06-16
    • 文件大小:174080
    • 提供者:qq_41776667
  1. EDA/PLD中的基于高速串行BCD码除法的数字频率计的设计

  2. 摘要:介绍了在PPGA芯片上实现数字频率计的原理。对各种硬件除法进行了比较,提出了高速串行BCD码除法的硬件算法,并将其应用在频率计设计中。 关键词:频率测量 周期测量 FPGA VHDL 状态机数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。采用VDHL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分以外,其余全部在一片FPGA芯片上实现,整个系统非常精简,而且具有灵活的现场可更改性。在不更改硬件电路的基础上,对系统进行各种改进还可以进一步
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:91136
    • 提供者:weixin_38702726