您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. xilinx V5 QDR SRAM control

  2. xilinx V5 QDR SRAM control 实现方案
  3. 所属分类:其它

    • 发布日期:2010-04-10
    • 文件大小:551936
    • 提供者:jiangzhy03
  1. Complete Digital Design - A Comprehensive Guide to Digital Electronics and Computer System Architecture

  2. Complete Digital Design - A Comprehensive Guide to Digital Electronics and Computer System Architecture PART 1 Digital Fundamentals Chapter 1 Digital Logic . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
  3. 所属分类:Access

    • 发布日期:2010-08-03
    • 文件大小:6291456
    • 提供者:osoon
  1. timing designer9.1 part1

  2. EMA公司推出的一款灵活、交互式的时序分析和图示工具--TimingDesigner 9.1,以增强其项目管理和时序接口设计功能。适用于数字集成电路IC设计和印刷电路板PCB设计。 时序工具Timingdesigner通过简单的操作,形象的绘制出需要的时序图,方便我们工程师去定义和计算相关时序,体现在如下方面: 1: 在设计系统前,预先设计时序架构图 把头脑中的时序关系通过软件来形象的描绘出来。 2:设计过程中,分析what-if, worst case, delay,Setup,Hold t
  3. 所属分类:硬件开发

    • 发布日期:2011-04-21
    • 文件大小:3145728
    • 提供者:huangxing518
  1. timing deseigner9.1 part2

  2. EMA公司推出的一款灵活、交互式的时序分析和图示工具--TimingDesigner 9.1,以增强其项目管理和时序接口设计功能。适用于数字集成电路IC设计和印刷电路板PCB设计。 时序工具Timingdesigner通过简单的操作,形象的绘制出需要的时序图,方便我们工程师去定义和计算相关时序,体现在如下方面: 1: 在设计系统前,预先设计时序架构图 把头脑中的时序关系通过软件来形象的描绘出来。 2:设计过程中,分析what-if, worst case, delay,Setup,Hold t
  3. 所属分类:硬件开发

    • 发布日期:2011-04-21
    • 文件大小:3145728
    • 提供者:huangxing518
  1. External Memory PHY Interface (ALTMEMPHY) (nonAFI) Megafunction User Guide.pdf

  2. This user guide is only for legacy designs as it describes the specifications and functional descr iptions of the ALTMEMPHY megafunctions that are common to non-Altera PHY interface (nonAFI) variations. This user guide also describes the implementat
  3. 所属分类:其它

    • 发布日期:2012-02-03
    • 文件大小:3145728
    • 提供者:mingtian_zihua
  1. 外部存储器接口(ALTMEMPHY)用户手册

  2. This user guide is only for legacy designs as it describes the specifications and functional descr iptions of the ALTMEMPHY megafunctions that are common to non-Altera PHY interface (nonAFI) variations. This user guide also describes the implementat
  3. 所属分类:硬件开发

    • 发布日期:2017-09-20
    • 文件大小:3145728
    • 提供者:u014335272
  1. 友晶DE5-net板卡使用说明

  2. 友晶DE5-Net板卡使用说明,DE5-Net_User_Manual,包括ddr、pcie、qdr、10g以太网等
  3. 所属分类:硬件开发

    • 发布日期:2018-08-02
    • 文件大小:9437184
    • 提供者:ansir2007
  1. QSFPQSFP铜缆组件.pdf

  2. QSFP (四通道小型可插拔)互联系统包括一个38位连接器(10G 容量)、EMI插件箱和铜缆组件,使用户能够增加线性PCB板端口信号密度,使密度远远高于XFP、SFP或SFP 输入/输出系统。该产品系列的设计能满足IEEE 802.3ba规范、Infiniband QDR 和FDR、以及光纤通道工业标准要求的每个端口40 Gb/s和56 Gb/s的带宽需求。系统功能由工业标准SFF-8436规范确定,满足该规范,并且能够提供相当于SFP 系统4倍的端口带宽容量。该系统尤其适用于高流量处理系统
  3. 所属分类:其它

    • 发布日期:2019-07-23
    • 文件大小:303104
    • 提供者:weixin_39840914
  1. IBM Knowledge Center.pdf

  2. This section shows how to run the throughput and latency tests that are installed with OFED. Results will vary based on your HCA hardware, IB fabric (SDR, DDR, or QDR), and bus speeds (PCIe Gen1 or Gen2 with x4 lanes, x8 lanes, and so on). Mellanox
  3. 所属分类:其它

    • 发布日期:2019-08-09
    • 文件大小:161792
    • 提供者:gogofyy
  1. QDR SRAM与Spartan3 FPGA的接口设计

  2. 为了满足当前系统和处理器的生产量需求,更新的静态存储器应运而生。QDR SRAM就是由Cypress、Renesas、IDT、NEC和Samsung为高性能的网络系统应用而共同开发的一种具有创新体系结构的同步静态存储器。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:130048
    • 提供者:weixin_38665490
  1. IDT的QDR-II双端口器件达到250MHz时钟

  2. Integrated Device Technology公司(IDT)推出系列多端口器件,包括提供x36 QDR-II或x18 LA-1 QDR-II接口的双端口产品、系列x72同步双端口器件。通过两个端口集成的存储器和逻辑控制,双端口器件可用于实现多处理器间的通信,使处理器能够同时访问公共的中央存储器。上述器件适用于无线基础设施、网络、存储、高速图像处理以及多内核计算(如超级计算机)等。     IDT的QDR-II双端口器件提供9Mb和18Mb的密度,时钟达250MHz,带宽达36Gbp
  3. 所属分类:其它

    • 发布日期:2020-11-27
    • 文件大小:49152
    • 提供者:weixin_38697328
  1. LATTICE推出业界速度最快的QDR II/II+存储控制器

  2. Lattice推出业界领先的支持Quad Data Rate (QDR) II/II+存储装置、基于FPGA的IP核。LatticeSC和LatticeSCM系列FPGA(还有LatticeSC/M系列FPGA)现可支持高达750Mbps.的QDR II/II+数率。此款高速QDR II和QDR II+存储控制器IP核采用了Lattice独有的可以实现成本最优化(MACO)架构ASIC工艺的低功率掩膜阵列。     Lattice销售部副总Stan Kopec称,通过与Cypress Sem
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:50176
    • 提供者:weixin_38679233
  1. 凌特推出用于 DDR/QDR 存储器终端应用的两相、双输出同步降压开关稳压控制器

  2. 凌特公司(Linear Technology)推出用于 DDR/QDR 存储器终端应用的两相、双输出同步降压开关稳压控制器 LTC3776。该控制器的第二输出(VTT)可将其输出电压稳定在 1/2 VREF(通常是 VDDQ),同时可对称地提供或吸收输出电流。LTC3776 采用 2.75V 至 9.8V 输入工作,能在无需任何外部偏置情况下采用 3.3V 输入电压轨工作。无检测电阻(No RSENSETM)、恒定频率、电流模式架构免除了增设检测电阻的需要,并提高了效率。两个控制器异相工作最大限
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:46080
    • 提供者:weixin_38710524
  1. Lattice推出高速QDR II/II+存储控制器IP核

  2. Lattice推出支持Quad Data Rate (QDR) II/II+存储装置、基于FPGA的IP核。LatticeSC和LatticeSCM系列FPGA(还有LatticeSC/M系列FPGA)现可支持高达750Mbps的QDR II/II+数率。此款高速QDR II和QDR II+存储控制器IP核采用了Lattice独有的可以实现成本最优化(MACO)架构ASIC工艺的低功率掩膜阵列。   Quad Data Rate II+存储装置是QDR SRAM系列存储器最新成员,其数据率可
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:44032
    • 提供者:weixin_38677472
  1. 元器件应用中的IDT QDR-II双端口器件提供250MHz的时钟速度和36Gbps的吞吐量..

  2. IDT公司日前推出其广泛的多端口器件系列的又一新产品。新系列中包括业界首批可提供x36 QDR-II或x18 LA-1 QDR-II接口的真正双端口器件,以及x72同步双端口器件系列。利用两个端口集成的存储和逻辑控制,双端口产品可加速多处理器间的通信,保证处理器同时操作通用中央存储器。这些产品特别适合无线架构、网络、存储、高速图像处理和超级电脑如多核计算。       领先业界的新型QDR-II双端口器件       IDT QDR-II双端口器件同时具备9Mb和18Mb密度,可提供25
  3. 所属分类:其它

    • 发布日期:2020-12-02
    • 文件大小:66560
    • 提供者:weixin_38604620
  1. 电源技术中的凌特双输出同步稳压控制器用于DDR/QDR终端

  2. 凌特公司(Linear Technology)推出用于DDR/QDR存储器终端应用的两相、双输出同步降压开关稳压控制器——LTC3776。该控制器的第二输出(VTT)可将其输出电压稳定在1/2 VREF(通常是VDDQ),同时可对称地提供或吸收输出电流。   LTC3776采用2.75V至9.8V输入工作,能在无需任何外部偏置情况下采用3.3V输入电压轨工作。无检测电阻(No RSENSETM)、恒定频率、电流模式架构免除了增设检测电阻的需要,并提高了效率。两个控制器异相工作最大限度地降低了
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:47104
    • 提供者:weixin_38626928
  1. IDT推出业界首批QDR-II双端口器件

  2. IDT推出其广泛的多端口器件系列的又一新产品。新系列中包括业界首批可提供 x36 QDR-II 或 x18 LA-1 QDR-II 接口的真正双端口器件,以及 x72 同步双端口器件系列。利用两个端口集成的存储和逻辑控制,双端口产品可加速多处理器间的通信,保证处理器同时操作通用中央存储器。这些产品特别适合无线架构、网络、存储、高速图像处理和超级电脑如多核计算。  IDT QDR-II 双端口器件同时具备 9Mb 和 18Mb 密度,可提供 250 MHz 的时钟速度和 36 Gbps 的吞吐量。
  3. 所属分类:其它

    • 发布日期:2020-11-29
    • 文件大小:62464
    • 提供者:weixin_38562626
  1. ASUS华硕 Z8PH-D12 SE/QDR服务器主板BIOS驱动程序下载

  2. 【驱动名称】ASUS华硕Z8PH-D12 SE/QDR服务器主板BIOS 0703版(2011年9月10日发布) 【驱动描述】新版BIOS更新如下:1.更新MRC至2.3版。2.升级Intel RAID Option ROM,支持大于3TB的硬盘。可用ASUS Update升级工具在Windows下更新,选择“从档案升级BIOS”,之
  3. 所属分类:其它

    • 发布日期:2021-03-19
    • 文件大小:888832
    • 提供者:weixin_38562492
  1. 基于 QDR-IV SRAM 实现网络流量管理统计计数器 IP设计

  2. 网络路由器带有用于性能监控、流量管理、网络追踪和网络安全的统计计数器。计数器用来记录数据包到达和离开的次数以及特定事件的次数,比如当网络出现坏包时。数据包的到达会使多个不同的统计计数器发生更新;但一台网络设备中的统计计数器的数量及其更新速度常常受到存储技术的限制。   管理统计计数器需要高性能的存储器才能满足多重的读—修改—写操作。本文将描述一种使用IP方法的独特统计计数器,这种计数器的一端可以连接网络处理器(NPU),另一端可以连接Xilinx公司的QDR-IV存储控制器。QDR-IV统计计
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:188416
    • 提供者:weixin_38720322
  1. 基于QDR-IV SRAM 实现网络流量管理统计计数器 IP设计

  2. 网络路由器带有用于性能监控、流量管理、网络追踪和网络安全的统计计数器。计数器用来记录数据包到达和离开的次数以及特定事件的次数,比如当网络出现坏包时。数据包的到达会使多个不同的统计计数器发生更新;但一台网络设备中的统计计数器的数量及其更新速度常常受到存储技术的限制。  管理统计计数器需要高性能的存储器才能满足多重的读—修改—写操作。本文将描述一种使用方法的独特统计计数器,这种计数器的一端可以连接网络处理器(NPU),另一端可以连接Xilinx公司的存储控制器。统计计数器是一种带有 SRAM、为网络
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:264192
    • 提供者:weixin_38679178
« 12 3 »