您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. matlab susan改进算法

  2. susan改进算法 % File name : edgemap.m % File Type : m-file (scr ipt file for Matlab) % Requirements: Matlab Image Processing Toolbox % Begin : 2006-07-07 % Last Update : 2007-05-31 % Author : Nicola Asuni % Descr iption : This function detects image edg
  3. 所属分类:其它

    • 发布日期:2009-05-13
    • 文件大小:8192
    • 提供者:xth543
  1. 华为FPGA设计流程指南

  2. 本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是:  在于规范整个设计流程,实现开发的合理性、一致性、高效性。  形成风格良好和完整的文档。  实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。  便于新员工快速掌握本部门FPGA的设计流程。 由于目前所用到的FPGA器件以Altera的为主,所以下面的例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompiler
  3. 所属分类:硬件开发

    • 发布日期:2009-07-04
    • 文件大小:133120
    • 提供者:yuanzhiqian
  1. 华为FPGA设计流程指南(感觉不错,发上来共享,版权为华为)

  2. 本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是:  在于规范整个设计流程,实现开发的合理性、一致性、高效性。  形成风格良好和完整的文档。  实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。  便于新员工快速掌握本部门FPGA的设计流程。 由于目前所用到的FPGA器件以Altera的为主,所以下面的例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompiler
  3. 所属分类:硬件开发

    • 发布日期:2009-07-06
    • 文件大小:133120
    • 提供者:liuwei924
  1. FIR滤波器的设计

  2. 描述了利用Matlab和Quartu联合,通过调用FIR_Compiler的IP_Core,生成FIR
  3. 所属分类:其它

    • 发布日期:2013-09-03
    • 文件大小:1048576
    • 提供者:wqs1010226353
  1. 简易计时电路

  2. 使用quartus软件 ,基于VHDL语言设计简单计时电路,数码管显示时间,高低二位可分不同频率校准(以1HZ和10HZ为例),能够在设置的整点时间闪烁(以0300为例)。
  3. 所属分类:讲义

    • 发布日期:2018-07-28
    • 文件大小:520192
    • 提供者:weixin_42493873
  1. AN_377 Altera FPGA FIFO master Programming Guide.pdf

  2. FT601Q Altera FPGA FIFO master Programming GuideFTDI AN 377 Altera FPGA FIFo master Programming guide Chip Version 1.0 Document Reference No. ft 001194 Clearance No. FTDI#463 1 Introduction This document explains how to use the altera Quartus II Prog
  3. 所属分类:嵌入式

    • 发布日期:2019-08-24
    • 文件大小:1005568
    • 提供者:gaojie_123123
  1. EDA/PLD中的基于FPGA IP核的FFT实现

  2. 0 引 言   数字信号处理领域中FFT算法有着广泛的应用。目前现有的文献大多致力于研究利用FFT算法做有关信号处理、参数估计、F+FT蝶形运算单元与地址单元设计、不同算法的FFT实现以及FFT模型优化等方面。而FPGA厂商Altera公司和Xilinx公司都研制了FFT IP核,性能非常优越。在FFT的硬件实现中,需要考虑的不仅仅是算法运算量,更重要的是算法的复杂性、规整性和模块化,而有关利用FFT IP核实现FFT算法却涉及不多。这里从Altera IP核出发,建立了基4算法的512点FF
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:348160
    • 提供者:weixin_38655561
  1. 基于FPGA IP核的FFT实现

  2. 0 引 言   数字信号处理领域中FFT算法有着广泛的应用。目前现有的文献大多致力于研究利用FFT算法做有关信号处理、参数估计、F+FT蝶形运算单元与地址单元设计、不同算法的FFT实现以及FFT模型优化等方面。而FPGA厂商Altera公司和Xilinx公司都研制了FFT IP核,性能非常优越。在FFT的硬件实现中,需要考虑的不仅仅是算法运算量,更重要的是算法的复杂性、规整性和模块化,而有关利用FFT IP核实现FFT算法却涉及不多。这里从Altera IP核出发,建立了基4算法的512点FF
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:479232
    • 提供者:weixin_38746018