您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 电子秒表 用74LS90实现

  2. 充分运用芯片74LS90的逻辑功能,用四片74LS90芯片实现秒表示00:00—99:99秒。利用集成与非门构成的基本RS触发器(低电平直接触发)实现电路的直接置位、复位功能。利用集成与非门构成的微分型单稳态触发器为计数器清零提供输出负脉冲。利用555定时器构成的多谐振荡器为电路提供脉冲源以驱动电路工作。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-12
    • 文件大小:293888
    • 提供者:a493942097
  1. 数字逻辑(实验报告)

  2. 数字逻辑实验报告 要求:在maxplus2环境中,设计RS触发器的逻辑电路图,并对其功能特性进行验证 数字电路 数字逻辑实验报告 在maxplus2环境中,设计RS触发器的逻辑电路图,并对其功能特性进行验证
  3. 所属分类:专业指导

    • 发布日期:2009-06-17
    • 文件大小:112640
    • 提供者:bringpp
  1. Proteus isis里的一些英文翻译

  2. 元件名称 中文名 说明 7407 驱动门 1N914 二极管 74Ls00 与非门 74LS04 非门 74LS08 与门 74LS390 TTL 双十进制计数器 7SEG 4针BCD-LED 输出从0-9 对应于4根线的BCD码 7SEG 3-8译码器电路BCD-7SEG转换电路 ALTERNATOR 交流发电机 AMMETER-MILLI mA安培计 AND 与门 BATTERY 电池/电池组 BUS 总线 CAP 电容 CAPA CITOR 电容器 CLOCK 时钟信号源 CRYSTAL
  3. 所属分类:嵌入式

    • 发布日期:2009-09-10
    • 文件大小:2048
    • 提供者:aa3611224
  1. 数字电路实验(共 21 个实验)

  2. 本书第一章为数字电路实验基础知识,主要介绍电子电路的实验要求,电路的安装、调试等技术。第二章为数字电路实验,共有 15 个实验,采用以数字实验箱、电子实验设备为工作平台进行电路实验的传统实验方法。第三章为计算机辅助实验,共有 6个实验,主要以 CPU为工作平台,通过电子电路仿真软件进行电路的仿真实验。 本书所列实验共 21 个。其中基本实验有 4 个: “实验仪器的使用及门电路逻辑功能的测试”、“OC门与TS门”、“波形的产生及单稳态触发器”、“数字电路逻辑功能的测试” 。前3 个为传统实验方
  3. 所属分类:嵌入式

    • 发布日期:2009-12-01
    • 文件大小:5242880
    • 提供者:zjh1109
  1. 电平触发与边沿触发的概念;RS、JK、D触发器的符号及其逻辑功能;触发器的基本应用、逻辑功能之间的转换等。

  2. 是一个不错的技术文献 ,适合初学者对于电路知识的了解,用用就知道了。从以下几个方面: 1.具有两个稳定状态,分别表示逻辑0和逻辑1。 2.在输入信号作用下,可从一种状态翻转到另一种状态;在输入信号取消后,能保持状态不变。 触发器的基本概念;电平触发与边沿触发的概念;RS、JK、D触发器的符号及其逻辑功能;触发器的基本应用、逻辑功能之间的转换等。
  3. 所属分类:专业指导

    • 发布日期:2010-07-29
    • 文件大小:1048576
    • 提供者:zhangchaoqi888
  1. Verilog-HDL实践与应用系统设计

  2. Verilog-HDL实践与应用系统设计本书从实用的角度介绍了硬件描述语言Verilog-HDL。通过动手实践,体验Verilog-HDL的语法结构、功能等内涵。在前五章,以简单的实例列举了Verilog-HDL的用法;在后四章,以应用系统为例详细讲解了系统设计的全过程。书中的全部例子都给出了仿真结果,其源代码都在本书所附的CD-ROM中,并均经过验证无误。 本书的前半部分特别适合于初学者,也可作为工程技术人员的参考内容。后半部分很适合工程开发和研究人员参考。本书除了介绍Verilog-HDL
  3. 所属分类:嵌入式

    • 发布日期:2011-02-22
    • 文件大小:14680064
    • 提供者:zhlyz2003
  1. multisim12清华大学本科教育所用的例子

  2. 本人亲测,都可以用。自己也是学电子的,所以好的资料就分享出来,希望对你有用。 主要包括: 模拟部分: MD1 1-1 二极管加正向电压 1-2 二极管加反向电压 1-3 IV法测二极管伏安特性 1-4 用万用表检测二极管 1-5 例1.2.1电路 1-6 直流和交流电源同时作用于二极管 1-7 半波整流电路 1-8 全波整流电路 1-9 单向限幅电路 1-10 双向限幅电路 1-11 底部钳位电路 1-12 顶部钳位电路 1-13 振幅解调电路 1-14 振幅调制电路 1-15 稳压二极管稳压
  3. 所属分类:硬件开发

    • 发布日期:2013-03-29
    • 文件大小:39845888
    • 提供者:xmlizzy
  1. 触发器实验

  2. 1.搭接一个基本RS触发器,并对其功能进行测试,填写基本RS触发器的特性表。 2.对边缘D触发器74 LS74的逻辑功能进行测试,填写D触发器的特性表。 3.用D触发器实现分频功能。
  3. 所属分类:专业指导

    • 发布日期:2013-06-21
    • 文件大小:94208
    • 提供者:rebehcca
  1. 硬件技术基础资料

  2. 1.知道逻辑函数、逻辑运算及基本逻辑元件的逻辑功能。 知识点: (1)真值表、逻辑图、表达式、卡诺图、波形图; (2)与、或、非、与非、或非、与或非、异或逻辑运算; (3)与门、或门、非门、与非门、或非门、与或非门、异或门、三态门; (4)RS、JK、D触发器。 2. 掌握常用逻辑部件的逻辑功能及逻辑电路的分析、设计方法。 能力要求: (1)会分析组合逻辑电路和时序逻辑电路的功能; (2)能根据全加器、译码器、编码器、多路选择器、计数器、寄存器等的逻辑功能进行扩展逻辑设计。
  3. 所属分类:其它

    • 发布日期:2014-02-18
    • 文件大小:14680064
    • 提供者:wh1374256765
  1. 数字电路模拟试题

  2. 数字电路期末复习题,欢迎大家下载,复习 《数字逻辑分析与设计》模拟试题 一、 单项选择题 1. 只有在时钟的下降沿时刻,输入信号才能被接收,该种触发器是( )。 A. 高电平触发器 B.下降沿触发器 C. 低电平触发器 D. 上升沿触发器 2. 下列电路中,属于时序逻辑电路的是( ) A. 编码器 B. 译码器 C. 数值比较器 D. 计数器 3. 若将一个TTL与非门(设输入端为A、B)当作反相器使用,则A、B端应如何连接( ) A. A、B两端并联使用 B. A或B中有一个接低电平0 C.
  3. 所属分类:专业指导

    • 发布日期:2018-06-28
    • 文件大小:912384
    • 提供者:holal
  1. 数字逻辑实验指导书

  2. 目录 第一部分 实验准备 第一章 数字逻辑实验要求 预备-1 第二章 数字逻辑实验基本知识 预备-2 第三章 MAX+plus II实验操作步骤 预备-5 第二部分 实验 实验一 逻辑门电路的功能与测试 实验-1 (一) 或门的逻辑功能测试 (二) 与非门74LS00的逻辑功能测试 (三) 或非门74LS02的逻辑功能测试 (四) 与非门74LS20的逻辑功能测试 (五) 异或门74LS86的逻辑功能测试 实验二 复合逻辑电路功能的实现测试 实验-6 (一) 用与非门组成异或门并测试验证其功能
  3. 所属分类:讲义

    • 发布日期:2018-11-27
    • 文件大小:737280
    • 提供者:qq_41614770
  1. 数电实验讲义(2)(电子专业).doc

  2. 实验四 触发器及其应用   一、实验目的   1、掌握基本RS、JK、D和T触发器的逻辑功能 2、掌握集成触发器的逻辑功能及使用方法   3、熟悉触发器之间相互转换的方法   二、实验原理   触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。
  3. 所属分类:讲义

    • 发布日期:2020-02-14
    • 文件大小:2097152
    • 提供者:wzpnynu
  1. I/A S集散控制系统在老系统合成氨装置中的应用.pdf

  2. I/A S集散控制系统在老系统合成氨装置中的应用pdf,I/A S集散控制系统在老系统合成氨装置中的应用过程控制与信息管理 32硬件配置 老系统合成氨装置I/ A Series系统主要由节点总线、处理机组件、现场总线及现场总线组件组成,网 络结构如图1所示: PC PC AW5111 WP5112 WP5117 cMP打印机 无纸记录仪 COMP 31 ESD系统 NodeBus --L CP6101 lAMps Fielden FBI10E FBI1DE FBI10E FBI10E 268.7
  3. 所属分类:其它

    • 发布日期:2019-10-14
    • 文件大小:474112
    • 提供者:weixin_38744435
  1. 数字逻辑实验报告二基本触发器.docx

  2. 一、实验目的 1、熟悉基本RS触发器和可控RS触发器功能; 2、熟悉集成的D触发器、JK触发器的功能; 3、初步应用D触发器和JK触发器实现简单功能电路。 二、实验内容及步骤 (一)构建一个由与非门构成的基本RS触发器,如图1所示。用该电路进行仿真: 1、在Rd和Sd端分别加入数字信号激励,可选择“激励源” 中的“DPATTERN”(数字模式信号发生器)。在“DPATTERN”对话框中进行设置,使Rd,Sd能出现各种组合情况(00/01/10/11)。仿真时,观察各调试探针变化情况。截取仿真中各
  3. 所属分类:专业指导

    • 发布日期:2020-06-03
    • 文件大小:382976
    • 提供者:weixin_44279771
  1. rs触发器的逻辑功能

  2. RS触发器是组成其他各类触发器的基本,是实现各类触发功能的基......
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:45056
    • 提供者:weixin_38651507
  1. 不同类型触发器逻辑功能的函数描述方法

  2. 在数学上,我们有三种描述函数的方法:公式、表格和图形。同样,我们有三种描述触发器逻辑功能的方法,一是特性方程,二是特性表,三是状态转换图【图1,2, 3,4】 图1 RS触发器的状态转换图 图2 JK触发器的状态转换图 图3 T触发器的状态转换图和逻辑符号 图4 D触发器的状态转换图   特性表实际上是一种特殊的真值表,它对触发器的描述十分具体。这种真值表的输入变量(自变量)除了数据输入外,还有触发器的初态,而输出变量(因变量)则是触发器的次态。特性方程是从特性表归纳出
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:62464
    • 提供者:weixin_38551749
  1. 元器件应用中的集成触发器和锁存器

  2. 触发器是构成时序逻辑电路的基本单元,触发器按逻辑功能分为RS触发器、JK触发器、D触发器、T触发 器和T′触发器等多种类型;按其电路结构分为主从型触发器和维持阻塞型触发器等。   1.JK触发器   (1)JK触发器符号及功能   JK触发器有两个稳定状态:一个状态是Q=1,Q=0,称触发器处于“1”态,也叫置位状态;另一个状态 是Q=0,Q=1,称触发器处于“0”态,也叫复位状态。JK触发器具有“置0”、“置1”、保持和翻转功 能,符号如图l所示。   反映JK触发器的Qn和Qn、J、
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:276480
    • 提供者:weixin_38724663
  1. 触发器的描述方法

  2. 在数学上,我们有三种描述函数的方法:公式、表格和图形。同样,我们有三种描述触发器逻辑功能的方法,一是特性方程,二是特性表,三是状态转换图【图4.3.1,4.3.2, 4.3. 3,4.3.4】。 图4.3.1 RS触发器的状态转换图 图4.3.2 JK触发器的状态转换图 图4.3.3 T触发器的状态转换图和逻辑符号 图4.3.4 D触发器的状态转换图  特性表实际上是一种特殊的真值表,它对触发器的描述十分具体。这种真值表的输入变量(自变量)除了数据输入外,还有触发器的
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:60416
    • 提供者:weixin_38608693
  1. 基本RS触发器工作状态的Multisim仿真

  2. 给出了具有置0、置1功能及不确定输出状态的基本RS触发器的Multisim仿真方法,即用字组产生器产生所需的各类输入信号,用四踪示波器同步显示输入信号及状态输出信号的波形,可直观描述触发器的置0、置1过程及不确定状态的产生过程。分析了基本RS触发器不确定状态的输出逻辑表达式及Multisim仿真方案。所述方法的创新点是解决了基本RS触发器的工作波形无法用电子实验仪器进行分析验证的问题。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:746496
    • 提供者:weixin_38662122
  1. 单片机中的触发器和寄存器是怎样工作的

  2. 单片机内部有大量寄存器,寄存器是一种能够存储数据的电路,由触发器构成。     (1)触发器   触发器是一种具有记忆存储功能的电路,由门电路组成。常见的触发器包括:RS 触发器、D 触发器和 JK触发器等,其中D触发器为常用。D触发器的逻辑符号如下图      从图中可以看出,D触发器的端子包括:输入端D、输出端Q、反相输出端 、时钟脉冲输入端CLK、置“0”端R和置“1”端S。   单片机中的触发器和寄存器是怎样工作的   数据存储过程:当D触发器的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:241664
    • 提供者:weixin_38577648
« 12 »