您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. RAM DDR SDRAM FLASH MEMORY ROM 相关知识 多个文件(自己整理)

  2. 包括以下文件: DRAM,SRAM,SDRAM,DDR SDRAM区别.doc FlashGenius.exe NOR和NAND Flash区别.txt RAM.txt ROM、EPROM、EEPROM、FLASH ROM的区别.txt SDRAM, DDR SDRAM,DDR2 SDRAM内存的区别及其注释.doc 闪存(Flash Memory).txt
  3. 所属分类:Flash

    • 发布日期:2010-04-27
    • 文件大小:311296
    • 提供者:guaidage
  1. EP2C5最小系统原理图

  2. EP2C5/EP2C8最小系统原理图,含SDRAM和FLASH
  3. 所属分类:C

    • 发布日期:2010-06-02
    • 文件大小:49152
    • 提供者:gasbi
  1. 基于SOPC的FLASH和SDRAM的读写

  2. 图文并用,解释了NIOS II的硬件开发和软件开发的过程。
  3. 所属分类:硬件开发

    • 发布日期:2011-01-17
    • 文件大小:3145728
    • 提供者:armnewer
  1. NOR_,SRAM,SDRAM,NAND结构和容量计算

  2. NOR_,SRAM,SDRAM,NAND结构和容量计算 详细的编程说明
  3. 所属分类:Flash

    • 发布日期:2011-02-23
    • 文件大小:964608
    • 提供者:hgf_01109
  1. init.bin即初始化SDRAM程序

  2. 本init程序适用于S3C2410或S3C2440,下载到其内部SRAM中初始化外接的SDRAM,同时,配合使用JLINK和一个可读写FLASH的uboot可实现间接烧写uboot到NOR或NAND FLASH中
  3. 所属分类:其它

    • 发布日期:2011-06-26
    • 文件大小:6144
    • 提供者:reille
  1. NIOSII教程实例

  2. NIOSII初学者的好助手,介绍了SDRAM和FLASH的实验
  3. 所属分类:硬件开发

    • 发布日期:2011-11-18
    • 文件大小:9437184
    • 提供者:wll623
  1. 基于FPGA和DSP的车牌识别系统的硬件设计与实现

  2. 随着交通工具的迅猛发展,智能交通系统( Intelligent Transportation Systems ,简称ITS) 在交通管理中受到广泛的关注。而在ITS中,车牌识别(LicensePlate Recognition ,简称LPR)是其核心技术。车牌识别系统主要由数据采集和车牌识别算法两个部分组成。由于车牌清晰程度、摄像机性能、气候条件等因素的影响,牌照中的字符可能出现不清楚、扭曲、缺损或污迹干扰,这都给识别造成一定难度。因此,在复杂背景中快速准确地进行车牌定位成为车牌识别系统的难点
  3. 所属分类:硬件开发

    • 发布日期:2013-02-25
    • 文件大小:1048576
    • 提供者:pengwangguo
  1. mini2440存储器测试源码和手册sdram、nor flash和eeprom

  2. mini2440存储器测试源码和手册sdram、nor flash和eeprom
  3. 所属分类:嵌入式

    • 发布日期:2013-04-25
    • 文件大小:2097152
    • 提供者:yanceylu
  1. SDRAM和FLASH

  2. SDRAM和FLASH的区别。ram的好处是接口简单,速度快容易操作,flash是非易失性存储器,速度慢。
  3. 所属分类:硬件开发

    • 发布日期:2014-05-22
    • 文件大小:746
    • 提供者:qq_15687239
  1. 比较全的sdram和flash名单

  2. 多款上sdram和flash,为器件选型提供了方便。
  3. 所属分类:Flash

    • 发布日期:2009-03-18
    • 文件大小:299008
    • 提供者:wufei9601114
  1. 在niosii上跑uClinux

  2. 是用 SOPC Builder 把硬件做好,并且自己写一个小的测试程序,看能否正确运 行,主要是测试你的 SDRAM 和 FLASH 是否可用,要注意的就是 FLASH 的访问时间一定不要 太短,我就因为这个问题浪费了两天而没有任何进展.还有一个需要特别注意的就是一定要把 CPU 的中断向量设在 SDRAM 中,这是我当时犯的一个重要的错误,当然,如果你不用 uClinux 的话这个无所谓.我一开始是把向量设在片内 RAM 中的,结果是裸机程序可以正常运行,但 uclinux 怎么也跑不了,这
  3. 所属分类:C

    • 发布日期:2018-11-24
    • 文件大小:581632
    • 提供者:hgc416
  1. 基于ARM和μC/OS-Ⅱ的井下视频监控系统的研究

  2. 提出了一种基于ARM和μC/OS-Ⅱ的矿用井下视频监控系统的软硬件设计方案。系统由ARM单片机控制,包括电源电路、复位电路、SDRAM和NAND FLASH接口电路、USB接口电路、JTAG接口电路等。系统经过移植μC/OS-Ⅱ操作系统和硬件调试后已成功应用于数字视频监控产品中。
  3. 所属分类:其它

    • 发布日期:2020-05-09
    • 文件大小:222208
    • 提供者:weixin_38608688
  1. FPGA最小系统分析与电路设计

  2. FPGA最小系统包括:FPGA芯片、下载电路、外部时钟、复位电路和电源。如果使用NIOS II软嵌入式处理器还要包括SDRAM和Flash。
  3. 所属分类:其它

    • 发布日期:2020-08-03
    • 文件大小:83968
    • 提供者:weixin_38685455
  1. ROM、RAM、DRAM、SRAM、SDRAM、FLASH的区别

  2. RAM、SRAM、SDRAM、ROM、EPROM、EEPROM、Flash存储器可以分为很多种类,其中根据掉电数据是否丢失可以分为RAM(随机存取存储器)和ROM(只读存储器),其中RAM的访问速度比较快,但掉电后数据会丢失,而ROM掉电后数据不会丢失。
  3. 所属分类:其它

    • 发布日期:2020-08-15
    • 文件大小:133120
    • 提供者:weixin_38641561
  1. 基于DSP和FPGA的卫星信号模拟器设计与实现

  2. 为给卫星导航接收机的测试提供高稳定度、高精度、可复现的卫星信号,设计了一款卫星信号模拟器。该系统以DSP+FPGA作为核心芯片,并集成了射频上变频电路、高速D/A转换电路、Flash芯片和SDRAM芯片。系统可以实现GPS L1信号和BDS B1I、B2I、B3双模多频点卫星信号的模拟。利用商业接收机对硬件平台生成的卫星导航信号进行测试,定位结果验证了卫星信号模拟器设计的正确性,表明该系统达到了预期设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:460800
    • 提供者:weixin_38674675
  1. TMS320C672x系列浮点DSP的EMIF研究与应用

  2. 本文主要研究了TMS320C672x系列DSP EMIF接口的功能和使用方法,并针对SDRAM和Flash器件讨论了EMIF的具体硬件接口设计和软件配置;同时分析了TMS320C672x系列的自启动过程,提出了两种烧写Flash的方法。该应用方法经实验验证,确实可行并易于实现。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:317440
    • 提供者:weixin_38557757
  1. 基于FPGA的外部存储器设计

  2. 本文介绍了FPGA外部存储器的设计方法,可以有效地解决雷达实时信号处理过程中海量数据的存储问题,同时也可以充分利用FPGA去控制SDRAM和FLASH,不仅保证了资源的充分利用,也可以有效地满足信号处理过程中的高速实时的要求。另外,可以根据FPGA型号的不同,适当地更改外部存储器,以满足不同的应用场合。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:633856
    • 提供者:weixin_38640794
  1. 基于CPLD和ARM的异步LED显示屏控制系统设计

  2. 在控制电路中,数据总线将CPLD与ARM之间连接起来,S3C44B0X通过芯片2选通CPLD中的数据缓冲区,所以ARM输出数据的基地址为0x40000000。ARM首先将FLASH中保存的图像数据复制到SDRAM中,经过相关处理后,调用不同的动态显示效果程序将SDRAM中的图像数据循环写入CPLD缓冲区,CPLD生成相应的时序转换,串行输出至LED驱动电路。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:316416
    • 提供者:weixin_38644141
  1. 嵌入式系统/ARM技术中的基于ARM和Clinux的家庭网关系统

  2. 本文以ARM核的32位嵌入式微处理器作为硬件平台,结合无线通信技术,通过移植嵌入式操作系统mClinux,并在其上开发相应的驱动程序、应用程序和嵌入式Web服务器,实现了一个方便、实用的家庭网关。   系统的硬件设计   系统结构及工作原理   家庭网关的系统结构如图1所示,它以三星公司的32位RISC处理器S3C44B0X为核心,通过外扩存储器(Flash / SDRAM)、蓝牙模块、液晶显示屏、小键盘、以太网接口模块、电话语音控制模块和红外收发模块等来构建硬件平台,并可实现多种控制方式
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:179200
    • 提供者:weixin_38648396
  1. 基于HMI和PLC的多功能交通信号灯自动控制系统设计研究

  2. 针对目前越来越拥堵道路中简单控制方法无法满足需求的问题,就设计了基于HMI和PLC的多功能交通信号灯自动控制系统。首先,对多功能交通信号灯自动控制系统的需求进行全面的分析,然后实现信号控制器的设计,从而能够接收到检测器的车辆检测信息,对数据进行分析和处理,从而实现路口信号相位的控制,实现交通信号的控制。另外,使用交通信号控制装置实现系统的硬件设计,为了能够有效满足嵌入式系统运行的需求,实现了SDRAM及FLASH的扩展。然后,实现相应控制模块、状态检测模块及相位驱动任务模块的设计。最后,实现系统
  3. 所属分类:其它

    • 发布日期:2021-01-26
    • 文件大小:1048576
    • 提供者:weixin_38687928
« 12 3 4 5 6 7 8 9 10 »