您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. StratixIII可编程功耗优化技术

  2. StratixIII可编程功耗优化技术,内核电压高性能1.1V,低功耗0.9V,采用62nm技术,是一款高端FPGA器件
  3. 所属分类:硬件开发

    • 发布日期:2010-04-24
    • 文件大小:876544
    • 提供者:zju_huoyan
  1. stratixIII管脚分配总表

  2. stratixIII管脚分配总表tcl文件
  3. 所属分类:硬件开发

    • 发布日期:2012-05-29
    • 文件大小:48128
    • 提供者:zhaoxin19850915
  1. 基于Stratix III的DDR3 SDRAM控制器设计

  2. DDR3 SDRAM是由JEDEC(电子设备工程联合委员会)制定的全新下一代内存技术标准,具有 速度更快、功耗更低、效能更高以及信号质量更好等优点,对于解决高速系统(例如某些高速图 像处理系统)设计中由于存储器的处理速度和带宽所产生的瓶颈,改善和提高系统性能提供了更 好的解决方案。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:350208
    • 提供者:weixin_38728347
  1. 基于Stratix III的DDR3 SDRAM控制器设计

  2. 摘要:本文介绍了DDR3 SDRAM 的基本特点和主要操作时序,给出了一种基于ALTMEMPHY宏功能的DDR3 SDRAM控制器的设计方法。详述了控制器基本结构和设计思想,分析了各模块功能与设计注意事项,并给出了仿真结果。该控制器已经通过功能仿真,并在Altera公司的StratixIII器件 EP3SL150F1152-C2上完成了实现和验证。   1 引言   DDR3 SDRAM是由JEDEC(电子设备工程联合委员会)制定的全新下一代内存技术标准,具有 速度更快、功耗更低、效能更高以
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:301056
    • 提供者:weixin_38567962
  1. EDA/PLD中的Altera发布高端可编程逻辑器Stratix III系列

  2. Altera公司发布Stratix III FPGA系列,该系列具有高密度高性能可编程逻辑器件中最低的功耗。Stratix III FPGA采用了TSMC的65nm工艺技术,其突破性创新包括硬件体系结构提升和Quartus II软件改进,与前一代Stratix II器件相比,这些新特性使功耗降低了50%,性能提高了25%,密度是其两倍。   Altera Stratix III FPGA的两种新技术大大降低了功耗,同时达到了高性能要求。Altera创新的可编程功耗技术降低了功耗,针对设计中需要的
  3. 所属分类:其它

    • 发布日期:2020-11-29
    • 文件大小:70656
    • 提供者:weixin_38726712
  1. Altera发布高端可编程逻辑器Stratix III系列

  2. Altera公司发布Stratix III FPGA系列,该系列具有高密度高性能可编程逻辑器件中的功耗。Stratix III FPGA采用了TSMC的65nm工艺技术,其突破性创新包括硬件体系结构提升和Quartus II软件改进,与前一代Stratix II器件相比,这些新特性使功耗降低了50%,性能提高了25%,密度是其两倍。   Altera Stratix III FPGA的两种新技术大大降低了功耗,同时达到了高性能要求。Altera创新的可编程功耗技术降低了功耗,针对设计中需要的地方
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:68608
    • 提供者:weixin_38733414