本文提出了一种在28nm CMOS中的2x时间交错的7-b 2.4-GS / s 1-then-2 b /周期SAR ADC。 提出的带有背景偏移校准的1-then-2 b /周期方案已提高了多位SAR体系结构的过程电压温度灵敏度。 通过预充电降低方案,消除了传统的大开关能量和费时的预充电操作,这同时实现了简单的控制逻辑,而无需Vcm电压。 此外,在芯片上实现了背景偏移校准,该校准不涉及任何额外的相位或校准输入信号。 它的操作很好地嵌入了1-then-2 b / cycle架构中,因此对ADC内