您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Verilog HDL硬件描述语言.rar

  2. www.bestlinux.cn西安万达嵌入式 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15
  3. 所属分类:C++

    • 发布日期:2009-05-06
    • 文件大小:4194304
    • 提供者:qiang215510171
  1. Verilog教程(PDF格式)

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 1 5 3.5 编译指令 15 3.5.1 `defi
  3. 所属分类:C++

    • 发布日期:2009-05-11
    • 文件大小:3145728
    • 提供者:xiongyanping
  1. Verilog 教程

  2. 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `define和`undef 15
  3. 所属分类:C++

    • 发布日期:2009-07-06
    • 文件大小:3145728
    • 提供者:wanghanding1988
  1. 很好的verilog hdl 教程

  2. 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `define和`undef 15
  3. 所属分类:C++

    • 发布日期:2009-08-03
    • 文件大小:3145728
    • 提供者:brucehust
  1. verilog pdf

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 1 5 3.5 编译指令 15 3.5.1 `defi
  3. 所属分类:C++

    • 发布日期:2009-08-20
    • 文件大小:4194304
    • 提供者:renesas2
  1. VerilogHDL教程

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 1 5 3.5 编译指令 15 3.5.1 `defi
  3. 所属分类:C++

    • 发布日期:2009-08-30
    • 文件大小:3145728
    • 提供者:icomechang
  1. Verilog HDL硬件描述语言.rar

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 1 5 3.5 编译指令 15 3.5.1 `defi
  3. 所属分类:C++

    • 发布日期:2009-09-15
    • 文件大小:3145728
    • 提供者:wsedwsed
  1. Verilog_HDL教程

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2009-12-21
    • 文件大小:4194304
    • 提供者:yanlihui13579
  1. 四位全加器verilog代码

  2. `timescale 1ns/1ns module fulladd_4(sum,c_out,a,b,c_in); output [3:0] sum; output c_out; input [3:0] a,b; input c_in; wire p0,g0,p1,g1,p2,g2,p3,g3; wire c4,c3,c2,c1; ............ ............
  3. 所属分类:C

    • 发布日期:2009-12-28
    • 文件大小:915
    • 提供者:jing999_999
  1. modelsim使用教程

  2. modelsim6.0版本的,简洁易懂 关于在testbench里使用timescale的问题 timescale 是编译器指令,用来定义时延精度时延单位,命令格式为timescaletime_unit/time_precision 其中time_unit定义时延单位,即后面模块中出现的时延数值的单位,time_precision定义时延精度。 例如 timescale 1ns/100ps 表示时延单位为1ns,时延精度为100ps。 如果后面有语句 #5.22 a=1; 此时时延值5.22n
  3. 所属分类:专业指导

    • 发布日期:2010-01-19
    • 文件大小:433152
    • 提供者:shen_rx
  1. verilog hdl FPGA硬件描述语言

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `defin
  3. 所属分类:C++

    • 发布日期:2010-04-14
    • 文件大小:88064
    • 提供者:yangxujunboy
  1. VerilogHDL硬件描述语言

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `defin
  3. 所属分类:C++

    • 发布日期:2010-04-14
    • 文件大小:4194304
    • 提供者:yangxujunboy
  1. Verilog HDL硬件描述语言教程

  2. 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `define和`undef 15
  3. 所属分类:C++

    • 发布日期:2010-05-08
    • 文件大小:3145728
    • 提供者:youyouyike
  1. 非常全面的Verilog教程

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `defin
  3. 所属分类:C++

    • 发布日期:2010-05-16
    • 文件大小:4194304
    • 提供者:flyawayboy
  1. verilog语言PDF教程

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `defin
  3. 所属分类:C++

    • 发布日期:2010-05-28
    • 文件大小:4194304
    • 提供者:xsz88
  1. Verilog Coding Styles for Improved Simulation Efficiency.

  2. 仿真了不同代码风格对仿真时间的影响,包括是否去掉无用的begin-end,`timescale的精度等
  3. 所属分类:硬件开发

    • 发布日期:2018-07-18
    • 文件大小:52224
    • 提供者:qq_16923717
  1. `timescale

  2. 在Verilog HDL 模型中,所有时延都用单位时间表述。使用`timescale编译器指令将时间单位与实际时间相关联。该指令用于定义时延的单位和时延精度。`timescale编译器指令格式为:`timescale time_unit / time_precisiontime_unit 和time_precision 由值1、10、和100以及单位s、ms、us、ns、ps和fs组成。例如:`timescale 1ns/100ps表示时延单位为1ns, 时延精度为100ps。`timescal
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:36864
    • 提供者:weixin_38621104
  1. timescale-csv-generator:用于生成每月数据计数图的脚本-源码

  2. timescale-csv-generator
  3. 所属分类:其它

    • 发布日期:2021-03-03
    • 文件大小:1024
    • 提供者:weixin_42132056
  1. Analysis of Influencing Factors on Carbon Monoxide Utilization Rate of Blast Furnace Based on Multi-Timescale Characteri

  2. Analysis of Influencing Factors on Carbon Monoxide Utilization Rate of Blast Furnace Based on Multi-Timescale Characteristics
  3. 所属分类:其它

    • 发布日期:2021-02-08
    • 文件大小:186368
    • 提供者:weixin_38747815
  1. netdata-timescale-relay:用于在Timescale中存储指标的Netdata json格式化程序-源码

  2. netdata-timescale-relay:用于在Timescale中存储指标的Netdata json格式化程序
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:9216
    • 提供者:weixin_42100188
« 12 3 4 »