您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 可定时的八路数显抢答器

  2. 实验要求 1.掌握可定时的八路数显抢答器的工作原理及其设计方法; 2.进一步熟悉74系列常用中规模集成芯片的应用,提高对硬件电路的分析能力; 3.进一步熟悉QartusII软件的使用; 4.学习较复杂的数字系统文本输入(VHDL、Veril HDL)和原理图输入的设计方法
  3. 所属分类:嵌入式

    • 发布日期:2009-05-23
    • 文件大小:76800
    • 提供者:qxstone
  1. verilog ppt教程

  2. 超详细的veril ppt教程,让你轻松学习,轻而易举掌握这门硬件语言!
  3. 所属分类:专业指导

    • 发布日期:2010-10-31
    • 文件大小:1048576
    • 提供者:zhangboer
  1. testbench教程verilog

  2. testbench教程针对veril进行描述的
  3. 所属分类:专业指导

    • 发布日期:2009-03-31
    • 文件大小:65536
    • 提供者:numbfish
  1. system verilog 讲座PPT 夏宇闻

  2. SystemVerilog 夏宇闻讲座 PPT PDF
  3. 所属分类:讲义

    • 发布日期:2018-06-13
    • 文件大小:17825792
    • 提供者:xiuxin121
  1. SystemVerilog-2012标准新增的功能

  2. SystemVerilog-2012标准新增的功能,可以看看比老版本有哪些进步
  3. 所属分类:硬件开发

    • 发布日期:2018-07-25
    • 文件大小:295936
    • 提供者:chensong0007
  1. system verliog 2017 IEEE standard

  2. 2017 IEEE standard IEEE Standard for SystemVerilog— Unified Hardware Design, Specification, and Verification Language
  3. 所属分类:其它

    • 发布日期:2018-07-25
    • 文件大小:15728640
    • 提供者:dabingusa
  1. IEEE Standard for UVM 2017

  2. IEEE Standard for Universal Verification Methodology Language Reference Manual
  3. 所属分类:其它

    • 发布日期:2018-07-25
    • 文件大小:5242880
    • 提供者:dabingusa
  1. SNUG SystemVerilog synthesis 2013

  2. system verilog不仅作为验证语言,同时也可以做芯片硬件开发,极大提高生产效率,但是相应的对于综合的策略有比较高的要求。
  3. 所属分类:硬件开发

    • 发布日期:2018-07-27
    • 文件大小:306176
    • 提供者:maxxujun
  1. 数字电路验证System verilog Chn&Eng;

  2. 本资源包含sv的英文技术手册和中文开发手册,非常实用;是uvm开发的基础。SystemVerilog是一种硬件描述和验证语言(HDVL),它基于IEEE1364-2001 Verilog硬件描述语言(HDL),并对其进行了扩展,包括扩充了C语言数据类型、结构、压缩和非压缩数组、 接口、断言等等,这些都使得SystemVerilog在一个更高的抽象层次上提高了设计建模的能力
  3. 所属分类:硬件开发

    • 发布日期:2018-08-06
    • 文件大小:31457280
    • 提供者:qq_41687610
  1. USB 2 0 Electrical Compliance Specification(v1.07).pdf

  2. USB2.0的电气标准,可以用于学习USB2.0相关知识,了解相关的标准协议3.2 Transmitting EL 2 A USB 2.0 high-speed transmitter data rate must be 480 Mb/s +-0.05% Reference documents: USB 2.0 Specification, Section 7. 1.11 Test descr iption: Section 4.1 eL 3 A USB 2.0 downstream facin
  3. 所属分类:电信

    • 发布日期:2019-08-18
    • 文件大小:772096
    • 提供者:kangshifu1991
  1. DSP中的基于Verilog HDL滤波器的设计

  2. 现代计算机和通信系统中广泛采用数字信号处理的技术和方法,其基本思路是先把信号用一系列的数字来表示,然后对这些数字信号进行各种快速的数学运算。其目的是多种多样的,有的是为了加密,有的是为了去掉噪声等无关的信息,称为滤波;有时也把某些种类的数字信号处理运算成为变换,如离散的傅里叶变换,小波变换等。VerilogHDL是目前应用最广泛的一种硬件描述语言,用于数字电子系统的设计。可用它进行各种级别的逻辑设计,并进行数字逻辑系统的仿真验证,时序分析,逻辑综合。小波滤波器的设计属于复杂算法的电路设计,因此利
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:373760
    • 提供者:weixin_38607195
  1. 基于VerilogHDL滤波器的设计

  2. VerilogHDL是目前应用最广泛的一种硬件描述语言,用于数字电子系统的设计。可用它进行各种级别的逻辑设计,并进行数字逻辑系统的仿真验证,时序分析,逻辑综合。小波滤波器的设计属于复杂算法的电路设计,因此利用Veril—ogHDL对双正交小波滤波器进行建模、仿真,实现电路的自动化设计,将是一种较为理想的方法。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:360448
    • 提供者:weixin_38630463
  1. 基于Verilog HDL的小波滤波器的设计与实现

  2. 小波滤波器的设计属于复杂算法的电路设计,因此利用Veril—ogHDL对双正交小波滤波器进行建模、仿真,实现电路的自动化设计,将是一种较为理想的方法。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:488448
    • 提供者:weixin_38681286
  1. EDA/PLD中的使用Verilog实现基于FPGA的SDRAM控制器

  2. 摘 要:介绍了SDRAM的特点和工作原理,提出了一种基于FPGA的SDRAM控制器的设计方法,使用该方法实现的控制器可非常方便地对SDRAM进行控制。关键词:SDRAM;控制器;Verilog;状态机 引言---  在基于FPGA的图象采集显示系统中,常常需要用到大容量、高速度的存储器。而在各种随机存储器件中,SDRAM的价格低、体积小、速度快、容量大,是比较理想的器件。但SDRAM的控制逻辑比较复杂,对时序要求也十分严格,使用很不方便,这就要求有一个专门的控制器,使系统用户能
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:110592
    • 提供者:weixin_38727694
  1. 速度快的FPGA-- SPD60(Achronix)

  2. 日前,Achronix 半导体公司宣布速度快的 FPGA 现已开始供货。Speedster 系列的首款产品为 SPD60,该产品系列的速度可达 1.5 GHz,性能比现有 FPGA 提高了 3 倍。   参加 Achronix 早期试用合作的客户已经利用 Speedster 在需要类似 ASIC 性能的应用中取得了重大成功,这些应用包括网络、电信、测试与测量、加密以及其他高性能应用。Speedster 系列 FPGA 非常适用于上述各应用类型。   Achronix 与的合成技术厂商合作
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:56320
    • 提供者:weixin_38663167