您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Verilog 32位booth乘法器

  2. 32位有符号数Booth乘法器,用Verilog代码实现,只是初级的设计。
  3. 所属分类:嵌入式

    • 发布日期:2019-09-30
    • 文件大小:3072
    • 提供者:fllow_you_heart
  1. verilog 有符号数

  2. 在数字电路中,出于应用的需要,我们可以使用无符号数,即包括0及整数的集合;也可以使用有符号数,即包括0和正负数的集合。在更加复杂的系统中,也许这两种类型的数,我们都会用到。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:62464
    • 提供者:weixin_38703123
  1. Verilog HDL操作数

  2. 操作数可以是以下类型中的一种:  1) 常数  2) 参数  3) 线网  4) 寄存器  5) 位选择  6) 部分选择   7) 存储器单元  8) 函数调用4.1.1 常数  前面的章节已讲述了如何书写常量。下面是一些实例。256,7 //非定长的十进制数。4'b10_11, 8'h0A //定长的整型常量。'b1, 'hFBA //非定长的整数常量。90.00006 //实数型常量。"BOND" //串常量;每个字符作为8位ASCII值存储。  表达式中的整数值可被解释为有符号数或无符号
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:49152
    • 提供者:weixin_38648800
  1. Verilog HDL无符号数和有符号数

  2. 执行算术操作和赋值时,注意哪些操作数为无符号数、哪些操作数为有符号数非常重要。无符号数存储在:* 线网* 一般寄存器* 基数格式表示形式的整数  有符号数存储在:* 整数寄存器* 十进制形式的整数  下面是一些赋值语句的实例:reg [0:5] Bar;integer Tab;. . .Bar = -4'd12; //寄存器变量Bar的十进制数为52,向量值为110100。Tab = -4'd12; //整数Tab的十进制数为-12,位形式为110100。-4'd12 / 4 //结果是1073
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:30720
    • 提供者:weixin_38687928
  1. EDA/PLD中的Verilog HDL寄存器类型表示

  2. 有5种不同的寄存器类型。* reg* integer* time* real* realtime1. reg寄存器类型  寄存器数据类型reg是最常见的数据类型。reg类型使用保留字reg加以说明,形式如下:reg [ msb: lsb] reg1, reg2, . . . regN;msb和lsb 定义了范围,并且均为常数值表达式。范围定义是可选的;如果没有定义范围,缺省值为1位寄存器。例如:reg [3:0] Sat; //Sat为4 位寄存器。reg Cnt; //1位寄存器。reg [1
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:63488
    • 提供者:weixin_38593644