您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的数字计算器

  2. 基于FPGA的数字计算器设计,可实现加、减、与、或运算 用4X4键盘输入数据
  3. 所属分类:硬件开发

    • 发布日期:2009-09-18
    • 文件大小:1048576
    • 提供者:heyun07
  1. 十进制计算器VHDL

  2. 可以进行十进制的加、减、乘法。实现简单的计算
  3. 所属分类:专业指导

    • 发布日期:2009-10-27
    • 文件大小:24576
    • 提供者:l312996525
  1. VHDL语言编写的简单计算器

  2. VHDL语言编写的简单计算器,包含加减乘除运算
  3. 所属分类:C/C++

    • 发布日期:2010-06-11
    • 文件大小:144384
    • 提供者:jaryur
  1. 用VHDL编写的计算器

  2. 用VHDL编写的计算器用VHDL编写的计算器
  3. 所属分类:专业指导

    • 发布日期:2010-07-30
    • 文件大小:22528
    • 提供者:ltjliao
  1. VHDL编写的计算器很好

  2. 1、用键盘输入相对应的数字。 2、进行加减时,用0/1控制,当为1时,在16*16的显示板上显示加号或减号或等于号。 3、在显示加减号时,把数码管清空,以便输入第二个数。 4、在显示等号时,显示出相应的结果。 5、最多只可进行5位数字的加减运算,当输入数字式,输入到
  3. 所属分类:嵌入式

    • 发布日期:2011-05-14
    • 文件大小:142336
    • 提供者:zhaoyuemei_1104
  1. 基于FPGA的计算器设计

  2. 基于FPGA的计算器设计,实现简易加减乘除计算器设计采用VHDL语言设计
  3. 所属分类:硬件开发

    • 发布日期:2012-03-25
    • 文件大小:657408
    • 提供者:hughtw
  1. FPGA计算器

  2. VHDL语言撰写的FPGA计算器,共FPGA课程实验参考使用
  3. 所属分类:嵌入式

    • 发布日期:2012-07-24
    • 文件大小:403456
    • 提供者:kyle_ke7
  1. VHDL程序 基于堆栈的计算器(包括代码和说明文档)

  2. VHDL程序 基于堆栈的计算器(包括代码和说明文档)计算器
  3. 所属分类:硬件开发

    • 发布日期:2012-10-14
    • 文件大小:2097152
    • 提供者:fanshengzhao
  1. 简易计算器VHDL

  2. 该文件为VHDL语言实现的简易计算器,在Quatus环境下编译链接下载
  3. 所属分类:嵌入式

    • 发布日期:2013-01-19
    • 文件大小:1048576
    • 提供者:zhengwei00831
  1. 基于FPGA的计算器设计

  2. 基于FPGA的计算器设计,有实现全部功能的VHDL源代码
  3. 所属分类:硬件开发

    • 发布日期:2013-11-02
    • 文件大小:657408
    • 提供者:lishenycy
  1. vhdl 计算器进制编译

  2. vhdl 计算器进制编译 对计数器进行编译的vhdl编程语句
  3. 所属分类:其它

    • 发布日期:2014-03-18
    • 文件大小:637
    • 提供者:u014185217
  1. 数字电路实验

  2. 数字电路实验,里面包括了DDS,计算器模块,能支持加减乘除运算。
  3. 所属分类:硬件开发

    • 发布日期:2014-05-20
    • 文件大小:19922944
    • 提供者:u011044044
  1. fpga vhdl计算器

  2. fpga 基于vhdl计算器,自己写的的代码
  3. 所属分类:讲义

    • 发布日期:2014-11-20
    • 文件大小:167936
    • 提供者:fanzonghao
  1. 简易计算器设计 fpga

  2. 实现了简易计算器的fpga设计,可以实现加减乘基本功能,内部有操作文档
  3. 所属分类:硬件开发

    • 发布日期:2015-12-09
    • 文件大小:2097152
    • 提供者:weizhuangkun
  1. eda算计计算器

  2. EDA/FPEG算数计算器
  3. 所属分类:软件测试

    • 发布日期:2015-12-12
    • 文件大小:10485760
    • 提供者:cao131415
  1. 通信工程数电实验简易计算器

  2. 可以实现四位自然数的加减乘,结果在数码管显示,可以区分优先级和不区分优先级,溢出报错。
  3. 所属分类:嵌入式

    • 发布日期:2016-10-11
    • 文件大小:4194304
    • 提供者:qq_28824147
  1. vhdl4位十进制计算器

  2. 四位十进制计算器设计 vhdl 键盘输入,LED数码管输出
  3. 所属分类:硬件开发

    • 发布日期:2017-03-20
    • 文件大小:33792
    • 提供者:qq_33299385
  1. SABER反激变换器仿真

  2. 基于SABER的DCDC反激变换器仿真 SABER是美国Analogy公司开发、现由Synopsys公司经营的系统仿真软件,被誉为全球最先进的系统仿真软件,也是唯一的多技术、多领域的系统仿真产品,现已成为混合信号、混合技术设计和验证工具的业界标准,可用于电子、电力电子、机电一体化、机械、光电、光学、控制等不同类型系统构成的混合系统仿真,这也是SABER的最大特点。SABER作为混合仿真系统,可以兼容模拟、数字、控制量的混合仿真,便于在不同层面上分析和解决问题,其他仿真软件不具备这样的功能。 
  3. 所属分类:电信

    • 发布日期:2018-01-01
    • 文件大小:62464
    • 提供者:weixin_41569297
  1. Fibonacci-Calculator-VHDL:在VHDL中实现计算斐波那契数的电路-源码

  2. 斐波那契计算器VHDL 在VHDL中实现可计算斐波纳契数的电路 阅读pdf 算法 #include“ stdio.h” void main(){//声明各种变量。 int x,y,temp,i,n; 我= 3; x = 1; y = 1; printf(“ Digite n:”); scanf(“%d”,&n); 而(i <= n){temp = x + y; x = y; y =温度; 我++; }; 结果= y; } 密克罗尼西亚联邦 FSMD ULA
  3. 所属分类:其它

    • 发布日期:2021-03-30
    • 文件大小:1048576
    • 提供者:weixin_42131618