文件名称:
一种基于FPGA的IPv6主机数据传输模块设计
开发工具:
文件大小: 679kb
下载次数: 0
上传时间: 2021-01-30
详细说明:针对在未来IPv6互联网中主机的应用,设计了一种优化缓存结构的精简IPv6硬件协议栈数据传输方案,并完成了硬件方案的Verilog HDL设计和测试的工作。该方案整合了在FPGA上设计的专用集成电路设计(ASIC)以及DM9000芯片,能够在IPv6网络环境中实现无状态地址自动配置、地址解析、回送应答和UDP传输的功能,此外还针对网络主机的结构提出了一种低资源消耗、自我管理的缓存结构。经过测试和应用,该方案UDP传输速率超过28Mbps,并具有可移植性强、资源消耗低、工作稳定的特点,能够满足视频流、音频流等多种大数据量的数据传输。
(系统自动生成,下载前可以参看下载内容)
下载文件列表
相关说明
- 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
- 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度。
- 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
- 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
- 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
- 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.