文件名称:
混合型判决反馈均衡器设计与FPGA实现
开发工具:
文件大小: 51kb
下载次数: 0
上传时间: 2021-01-19
详细说明:1 判决反馈均衡解码器的结构
许多数字通信系统中都使用了网格编码和脉冲幅度调制,1000BASE-T中使用4维8状态网格编码及5电平调制,每对双绞线上有5种符号{-2,-1,0,1,2},分为A={-1,1},B={-2,0,2}两组。4对双绞线组合的16种结果分为图1(a)所示的8个子集,属于相同子集的不同符号间的欧氏距离为4。图1(b)为其网格编码[1]图,每个状态均有4条进出路径,偶状态ρ0、ρ2、ρ4、ρ6出发路径对应的输出判决符号取自偶子集S0、S2、S4、S6;奇状态ρ1、ρ3、ρ5、ρ7出发路径输出判决符号取自奇子集S1、S3、S5、S7,相同起止点的编码路径间距离为4,即
(系统自动生成,下载前可以参看下载内容)
下载文件列表
相关说明
- 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
- 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度。
- 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
- 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
- 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
- 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.
相关搜索: