您好,欢迎光临本网站![请登录][注册会员]  
文件名称: 基于FPGA数字抢答器的设计
  所属分类: 硬件开发
  开发工具:
  文件大小: 1mb
  下载次数: 0
  上传时间: 2011-03-29
  提 供 者: luome*****
 详细说明: 抢答器是为智力竞赛参赛者答题时进行抢答而设计的一种优先判决器电路,竞赛者可以分为若干组,抢答时各组对主持人提出的问题要在最短的时间内做出判断,并按下抢答按键回答问题。当有人抢答则在显示器上显示该组组号,同时电路将其他各组按键封锁。若在规定时间内无人抢答,警报器发出警报。回答完问题后,由主持人将按键恢复,重新进行下一轮抢答。本设计应用EDA技术,在复杂可编程逻辑芯片EPF10K10LC84-4上用VHDL编写各个功能模块并联合外围电路完成了数字抢答器的设计。采用FPGA 控制增强了系统的灵活性,EPF10K10LC84-4 的I/O 端口资源丰富,可以在其基础上修改程序就以扩展成为具有更多组的抢答器
(系统自动生成,下载前可以参看下载内容)

下载文件列表

相关说明

  • 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
  • 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度
  • 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
  • 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
  • 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
  • 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.
 输入关键字,在本站1000多万海量源码库中尽情搜索: