您好,欢迎光临本网站![请登录][注册会员]  
文件名称: ATmega64中文资料
  所属分类: 其它
  开发工具:
  文件大小: 2mb
  下载次数: 0
  上传时间: 2011-05-15
  提 供 者: tianl******
 详细说明: 配置引脚每个端口引脚都具有三个寄存器位: DDxn、 PORTxn 和PINxn,如 P83“I/O 端口寄存器 的说明” 所示。DDxn 位于DDRx 寄存器, PORTxn 位于PORTx 寄存器, PINxn 位于 PINx 寄存器。 DDxn 以来选择引脚的方向。当DDxn 为"1“ 时, Pxn 配置为输出;否则为输入。 当引脚配置为输入时,若PORTxn 为"1“,上拉电阻将使能。如果需要关闭这个上拉电 阻,可以将PORTxn 清零,或者将这个引脚配置为输出。复位时各引脚为三态,即使此 时没有时钟在运行。 当引脚配置为输出时,若PORTxn 为"1“,引脚输出高电平("1“),否则输出低电平(“0“)。 在( 高阻态) 三态({DDxn, PORTxn} = 0b00) 输出高电平({DDxn, PORTxn} = 0b11) 两种 状态之间进行切换时,上拉电阻使能({DDxn, PORTxn} = 0b01) 或输出低电平({DDxn, PORTxn} = 0b10) 这两种模式必然会有一个发生。通常,上拉电阻使能是完全可以接受 的,因为高阻环境不在意是强高电平输出还是上拉输出。如果使用情况不是这样 子,可以 通过置位SFIOR 寄存器的PUD 来禁止所有端口的上拉电阻。 在上拉输入和输出低电平之间切换也有同样的问题。用户必须选择高阻态({DDxn, PORTxn} = 0b00) 或输出高电平({DDxn, PORTxn} = 0b10) 作为中间步骤。 ...展开收缩
(系统自动生成,下载前可以参看下载内容)

下载文件列表

相关说明

  • 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
  • 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度
  • 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
  • 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
  • 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
  • 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.
 相关搜索: ATmega64 中文
 输入关键字,在本站1000多万海量源码库中尽情搜索: