开发工具:
文件大小: 8kb
下载次数: 0
上传时间: 2013-01-10
详细说明: --测试数码管,控制最右边2个数码管动态显示1~16 --32.768晶振 83脚 --数码管a~h 75,76,77,79,80,81,69,70 --6个选择管脚 54,55,56,57,58,60 --因为仿真,所以CLK=2NS,CLK1=24NS,实际应用时可采用10分频电路? LIBRARY ieee ; USE ieee.std_logic_1164.all ; USE ieee.std_logic_unsigned.all ; --显示模块 ENTITY llb IS PORT ( clk : IN STD_LOGIC;--接低频时钟
(系统自动生成,下载前可以参看下载内容)
下载文件列表
相关说明
- 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
- 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度。
- 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
- 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
- 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
- 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.