文件名称:
USB1.1 OTG控制器IP核的设计
开发工具:
文件大小: 957kb
下载次数: 0
上传时间: 2013-02-28
详细说明: 本文重点讨论了设计的整个流程,首先归纳和总结了USB 规范及OTG1.0补充 协议,分析了 USB1.1 OTG 控制器应具有的主要功能。在此基础上,采用自主设计 的体系结构对USB1.1 OTG 控制器进行了系统级设计,采用TOP-DOWN的方式完 成了控制器的模块划分,系统共分为六个一级子模块,每个一级子模块又划分为若 干个二级子模块,比较详细地描述了它们所实现的功能。接下来对控制器进行模块 及系统的RTL 级描述,采用Verilog HDL编写了程序代码。在模块的功能仿真方面, 采用Verilog HDL 编写了模块的Testbench,以OTGController模块为例介绍了子模 块在ModelSim环境下进行功能仿真的方法。在系统的功能仿真方面,建立了USB1.1 OTG 控制器的总线功能模型,借此初步建立起系统测试平台,并对控制器做了基 本功能验证。再接下来在 Synplify 环境下进行面向FPGA 的综合,得到了本控制器 的一些基本资源消耗情况。最后提出了针对USB1.1 OTG 控制器IP 核设计的一些改 进意见。
(系统自动生成,下载前可以参看下载内容)
下载文件列表
相关说明
- 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
- 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度。
- 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
- 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
- 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
- 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.