开发工具:
文件大小: 426kb
下载次数: 0
上传时间: 2009-12-07
详细说明: 本文设计的是一个采用1.8v 供电电压的12 位,100 兆采样速率电流型DAC。 为了获得高的线性度和无杂闪动态范围(SFDR),电路采用了高7 位温度计译 码,低5 位二进制译码的分割结构。由于设计的DAC 每增加1 位,电流源阵列 中的总晶体管面积增加四倍以使晶体管匹配满足精度要求,另外,连线和额外的 电路开销也会增加一倍,因此,单元阵列有几百微米的纬度,这使得要减小由于 工艺,温度和电学梯度引起的不匹配变得十分困难。为了解决这一问题,本文采 用CSA 的方法,即电流源单独放在一个与其它电路分开来的阵列中。这种方法 使得电流源晶体管能被分成很多股放置在CSA 中的不同地方以抵消梯度的影 响。另外,如果一股等于1LSB,则温度计译码的MSB 和二进制译码的LSB 之 间的缩放误差可以被消除。然而,为了抵消温度计译码的电流源晶体管的梯度, 各股晶体管之间的连线及整个CSA 和其它电路之间连线会随着分割程度的增加 而急剧增加。
(系统自动生成,下载前可以参看下载内容)
下载文件列表
相关说明
- 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
- 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度。
- 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
- 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
- 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
- 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.