您好,欢迎光临本网站![请登录][注册会员]  
文件名称: Virtex-4FPGA器件实现DDRSDRAM控制器的完整教程.pdf
  所属分类: 其它
  开发工具:
  文件大小: 406kb
  下载次数: 0
  上传时间: 2019-07-23
  提 供 者: weixin_********
 详细说明: DDR 器件需要每 7.8 µs 刷新一次。要求自动刷新计数器的电路放置在控制器内。控制器将 DCM 的 CLKDV 输出用于刷新计数器。该输出提供自动刷新计数器需要的低频率时钟。要节省 DCM 的 CLKDV 输出使用的 BUFG,设计人员可以使用 DCM 的高频 CLK0 输出或 DCM 的 CLK/4 输出 (用于 IDELAY 电路)作为时钟来驱动刷新计数器。如果自动刷新电路的时钟改 变,mem_interface_top_parameters_0.v 文件中的 max_ref_count 也应做相应改变。 auto_ref 信号标志出需要一个待发的自动刷新命令。在控制器发出自动刷新命令之前,此信号 一直为高。在发出自动刷新命令前,控制器要完成当前活动 组中的事务。
(系统自动生成,下载前可以参看下载内容)

下载文件列表

相关说明

  • 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
  • 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度
  • 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
  • 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
  • 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
  • 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.
 相关搜索:
 输入关键字,在本站1000多万海量源码库中尽情搜索: