您好,欢迎光临本网站![请登录][注册会员]  
文件名称: 旁路电容的深度探讨.pdf
  所属分类: 其它
  开发工具:
  文件大小: 1mb
  下载次数: 0
  上传时间: 2019-09-13
  提 供 者: weixin_********
 详细说明:旁路电容的深度探讨pdf,旁路电容对于测试电路影响acka〔e valve ESL fc 图3:旁路电容的阻抗。 David:我们在实验室中所发现的问题在于,各和封装均是关似的。我们所采用的大多数陶瓷电容均为面积 是0805或0603的电容。我测试发现,把06030.1uF电容挨着0603100pF电容安装,效果上不如仅仅采 用两个06030.1pF的电容。 Tamara:那是完全有可能。我猜测,你所处的频率范围就是06030.1F电容被最优化的频率范围。 0,1F 0b3 loOp d603 04 03 图4:相同尺寸和不同尺寸的电容的阻抗比较 David:是的,ESR和ESL是原数值的一半且非常管用。在这些应用中,我所研制的开关调整器的工作频率 大约为1MHz Tamara:在你的情况下,要调整电容的数仨以及封装,以改善对你没冇兴趣的那个频率范围的旁路网络。 图4假设我们谈论的是相同类型的电容(陶瓷电容)。其它类型的电容一如钍电容一具有更高的TSR,因此, 整个曲线突起。另一方面,有付可能全部要采用钽电容 David:我们现在讲讲历史。过去,人们采用他们手上能用的一切元器件。那时,你无法获得封装小的100 μ电容,你不得不通过缩知旁路电谷器上的引线米改善旁路网络。当今的大电容的尺寸正逐渐缩小类似于 较小电容所具有的尺寸。当你开始认真考虑选择一只0.1μP电容时,你背定迭择0603的封装,并且,最 终会选择0402封装的电容(因为我没有看过0402封装的电容,我倾向于不采用那些电容) Tamara:按照分缴封装的阶梯电容( stepped capacitor)的确切含义来自于赛灵思公司的讨论。他们的FPGA 被用于各种各样的应用之中,并且,他们设法测试了所有的条件。因此,他们在高达5Gsps的宽频带内需 要一种低阻抗电謇对电源旁路。另一方面,你需要一种较低带宽的解决方案。 David:我的评论全部来自较之于比灵思的速度更低的电源应用。你的辩论非常聪明,因为你指的是封装 尺小,而其他人没有那么深入的思考。他们通常所,高频需要小电容,而低频需要大电容。 Tamara:啊,真是的,我要脸红了 Davd:我的旁路事业一直是非常令人厌烦的,因为在大多数时间内,规则就是用0.uF电容旁路每一个 片,那就管用了。 Tamara:那不仅仅与封装有关,而且还与布局有关 David:绝对正确!我循着电路板上的电流路线,发现电路板上存玍电感。在仼何电流路径上的电感与该路径 的闭环血积呈正比。因此,当你围绕个区或对元器件进行布局时,你需要把元器件紧凑地布局。那就是 你为什么把元器件保持紧凑布局的原因一保持电感为低。然后,选择具有良好ESL和ESR的电容。我望 对于它有更多的设计艺术,但是,它的确是实用证明正确的少数的筍单规则之一。 Tamara:当然,你可以购买具有绞低ESL和ESR的电容,但是,他们通常比标准的啕瓷电容史为昂贵。 David:在大多数情形下,与每一块芯片尽可能接近的0.IμF旁路电容仍然非常管用。 作者: David ritter, Tamara Schmit 应用程师 Intersil公司 道过一次关于基本知识的对话,让我们深入考察那没有什么魅力但是极其关键的旁路电容和去耦电容。 编辑引言:旁路电容是关注度低、没有什么魅力的元器件,一般米说,在许多专题特写中不把它作为主题, 但是,它对于成功、可靠和无差错的设计是关键。 来自 intersil公司的作者 David Ritter和 Tamara schmitz参加了关于该主题的进一步对话。木文是对话的第 部分。Davε和 Tamara信仰辩论的价值、教育的价值以及谦虚地深入讨论核心问题的价倌;简而言之, 为了获取知识而展开对一个问题的讨论。下面清“听”并学习。 T&mar:我们上次关于旁路电容的对话很好,但是,我认为这个话题没有结束。我们假设电容的低边有一 块完美的接地层可用。然而,在一半的情况下,这并不是有效的假设 David:我听您说,博上。那天一位同事向我展示了他的最新的板子。“我用的是四层板,完整的接地层,” 他真诚地说,“没有问题呀。”我没有把握他说的是否正确 T&mara:是的,接地层大有帮助,如果你使用正确的话。 David:正如我们所说的,旁路电容应该尽可能近地放在电源的旁边。我们假设读者知道把电容的另边连 接至良好的接地层。 Tamara:可是,让我们确切一点说。你说的“良好的接地”或“良好的接地层”是什么意思? David:啊,接地应该是0V。 Tamar^:然而,它真是真正的零伏吗? David:不,当然不是。总是存在一些阻抗,总是存在一些引起电压降的电流。 Tamar:因此,在一点的地电压水远不会跟另一点一样。 David:有时候,当我们研究隔离问题时,我们可以假设局部接地层的电压是相对一致的。另一方面,有些 应用处于高频环境中,例如,接近发射器或微波炉。这些设备有大量的信号耦合进它们的接地层之中。 Tam盘ra:那么,我们如何构建一块“良好的接地层呢?我们的读者应该仅仅采用接地层吗? David:有时候答案是肯定的。 Tamara:然而,在接地层上时常存冇足够大的电淯,从而弓起从一点至另一点之间出现巨大的电压降。 David:因此,问题在于,你如何在个系统中把每个电路接地以最优化性能? Tamar:那取决于电路的类型 David:是的,你可能在一个系统中要采用多科接地方案 Tamara:当然,所有的地最终都要接在同一个圯方。 David:是的,然而,我们要把每块接圯层直接连接至个也方吗? T皿蠶r:我们可以这么做,而那被称为星型接地(这是一种非常流行的接地方式,如果使用正确,是一种成 功的接地方式)。 David:对于小的电路我们已绎采用了那种技术,但是,对于较大的电路我们还需要研究。 Tamara:当你设计人面积的电路时,问题更为严峻。你不能让一个有用的旁路电容距离元件05英小开外 连接。总的引线电感将让电容的性能退化。 David:我喜欢把接地看成是一种局部伣象。跟随通过围绕一颗芯片(例如)的小的局部环路的电源和输入电 流,并保持那个环路尽可能小和紧凑。来自局部电路的各个接地层然后连接至较大的接地系统,这一接地 系统要根据较大等级的电流进行设计。 Tamara:你可以举个例了吗? Davd:当然,(例1)我们正在构建一个两输入的视频示波器(称为“波形监视器”)。如图1所示为前端的简化 电路图。 Two Channe/ Selectable front End → NPUTA HIGH ISOLATION y INPUT B AB MUX OUTPUT DRIVER 冬1:两通道可选前端电路图。 Tmr:那是几个馈入2:1复用器的视频放大器,在输出端上有一个缓冲放大器,对吗? David:非常正确。我们设计了一块像这样的板子(图2) Po认ER INPUT B OUTPUT INPUT A MUX SELECT 冬2:两通道可选前端的布局。 David:这是一块四层电路板,尽管有两层用得很少(浅蓝和深蓝)。红色是顶层,最后一层是接地层 Tamar盈:设计和布局看起来非常简单和干净。 David:然而,在各个输入之间存在太多的合。(即使当输入B被关闭吋,它示出输入A的袞减版)。 T&mar:在输入B上的信号有多大? Davd:在我们的视频应用中,任何大于90dB的信号均是不可接受的。我们要测量的信号人约为55dB amara:我要夏仔细地看看引起耦合的边缘电流(图3) POWER INPUT B →匚 OUTPUT MUX INPUTA SELECT 图3:显示边缘电流的前端布局。 T&mar:我明白。正是来自输入A的边缘电流在输入B中引起一个信号 David:那正是我们所猜测的。当边缘珞径重叠时,我们就会发现存在串扰。为了验证这一理论,我们在电 路板上切了几刀,如图4所示(绿色线是切割线)。 POWER INPUt B OUTPUT INPUT A MUX SELECT 冬4:具有割裂接地层(绿色)的两个通道的可选前端布局 Davd:太令人惊讶了!耦合消失了一它实际上低于噪声的电平。 Tamar盘:那么,为什么那样做管用呢? David:沿着电流的走向,总是存在一条环路,在接地层内部总是存在边缘电流以及因那些电流而产生的电 压降。切割防止电流的混合,因此,它们不再能够从输入A直接耦合至输入B(或反之亦然) Tamara:那么,这就是一个接地层布线错误的例子。具有切割线的接地层实际上表现更好。 David:是的,大多数人认为,提供一条至地(像一接地层)的低阻抗连接就足够了。有时候,那的确正确 但是,另一方面它可能是错误的。如果你的确需要高度隔离,你就需要围绕整个环路跟随并控尙电流。 Tamara:(例2)如果你确实有一块单芯片,那么,采用一块接地层就是好点子。让我们采用你已经示出的版 图中的输入放大器的地。佟5示出了我是如何把0.1F的旁路电容跨接在接地层上的 BYPASS CAP 957 CT AR R1 50 R1 1k R51k C3 BrAss CAP 图5:具有通孔到接地层的运算放大器的版图。 David:连接至地的通孔给蒡路电容增加了一个联电感,正如布线一样。芯片的地连接(如果它有一条的 话,这个运放却没有通常有一个通孔把它连接到地,因此,环路具有两倍的通孔电感 amar:在左边的两个电阻(输入端和增益电阻)也连接到地。通过这四条连接可以给这个心片提供非常好 的局部接址。 Davd:我们常常通过在芯片底部増加一条布线(仍然在顶层)来改善这种情况。这为从电源到地的回路提供 一条直接和紧凑的环路。在这种情形下,在片下面没有空间把左边一对接地通孔与右边一对接地通孔连 接在一起,因此,我通过在第一层增加焊盘来进一步降低接地层的阻抗,如图6所小。 BYPASS CAP 9令 A R 50 C8 R71k R9 1k BYPASS CAP 图6:具有连接到接地层和顶层焊盘的运算放大器的版图 Tamara:布线的厚度怎么样?厚的布线给出低阻抗的连接。看来你会把所有的电源和接地布线做的尽可能 宽。你曾经想过采用细的布线吗? David:当然,我们努力保持围绕本地环路的阳抗非常小,但是,我们实际上想要回到电源的阻抗更高。纽 的布线实际上增加∫些跟主电源线的去耦,有助于把芯片与系统的其它部分隔离 T&mar:请在图2中指给我看看。 David:富频路径就围绕着芯片。淡蓝色的布线就是厚的、低阻抗的电源线。更细的布线把每一个芯片与那 些电源线连接。高频信号将维持在本地,而不会传输回电源。 Tamar瀘:你经常釆用铁氧伓磁珠把高频干扰与电源的其它部分去耦吗? David:当然了,如果你有板子空间并上预算允许装一个的话。否则,采用更细的布线就是粗糙但有效的替 代方案。 amar:在我们结束米访前,我提最后个问题。人们问我:你相信多点或星型接地吗?那就像是个宗 教问题。他们问你同样的问题吗? David:时常会遇刭这样的提问。然而,我不知道如何回答这个问题,因为我把各种技术综合起来运用。你 需要利用你的所有狙创性来设计接地系统。那并不是信仰问题 T&mara:我赞成你的见解。正如我能在这里所讨论的,那是就是要跟着电流走!
(系统自动生成,下载前可以参看下载内容)

下载文件列表

相关说明

  • 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
  • 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度
  • 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
  • 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
  • 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
  • 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.
 输入关键字,在本站1000多万海量源码库中尽情搜索: