开发工具:
文件大小: 918kb
下载次数: 0
上传时间: 2019-09-13
详细说明:AT89C51单片机简介pdf,缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为
高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是
由于内部上拉的缘故。在 FLASH编程和校验时,P1口作为第八位地
址接收。
P2口:P2口为一个内部上拉电阻的8位双向I/0口,P2口缓冲
器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内
部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被
外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外
部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地
址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部
八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的内
容。P2口在 FLASH编程和校验时接收高八位地址信号和控制信号。
P3口:P3口管脚是8个带内部上拉电阻的双向I/0口,可接收
输出4个TTL门电流。当P3口写入“1”后,它们被内部上拉为高电
平,并用作输入。作为输入,由于外部下拉为低电平,P3口将输出
电流(ILL)这是由于上拉的缘故。
P3口也可作为AT89C51的一些特殊功能口,如下表所示:
口管脚备选功能
P3.0RXD(串行输入口)
P3.1TXD(串行输出口)
P3.2/INT0(外部中断0)
P3.3/INT1(外部中断1)
P3.4T0(记时器0外部输入)
P3.5T1(记时器1外部输入)
P3.6/WR(外部数据存储器写选通)
P3.7/RD(外部数据存储器读选通)
P3口同时为闪烁编程和编程校验接收一些控制信号。
RST:复位输入。当振荡器复位器件时,要保持RST脚两个机器
周期的高电平时间。
ALE/PR0G:当访问外部存储器时,地址锁存允许的输出电平用于锁存
地址的地位字节。在 FLASH编程期间,此引脚用于输入编程脉冲。在
平时,ALE端以不变的频率周期输出正脉冲信号,此频率为振荡器频
率的1/6。因此它可用作对外部输出的脉冲或用于定时目的。然而要
注意的是:每当用作外部数据存储器时,将跳过一个ALE脉冲。如想
禁止ALE的输出可在SFR8EH地址上置0。此时,ALE只有在执行MOWX,
MovC指令是ALE才起作用。另外,该引脚被略微拉高。如果微处理
器在外部执行状态ALE禁止,置位无效。
/PSEN:外部程序存储器的选通信号。在由外部程序存储器取指期
间,每个机器周期两次/PSEN有效。但在访问外部数据存储器时,这
两次有效的/PSEN信号将不出现。
/EA/VPP:当/EA保持低电平时,则在此期间外部程序存储器
(0000H-FFFH),不管是否有内部程序存储器。注意加密方式1时,
/EA将内部锁定为 RESET;当/EA端保持高电平时,此间内部程序存
储器。在 FLASH编程期间,此引脚也用于施加12V编程电源(VP)。
XTAL1:反向振荡放大器的输入及内部时钟工作电路的输入
XTAL2:来自反向振荡器的输出。
3.振荡器特性:
XTAL1和XTAL2分别为反向放大器的输入和输出。该反向放大器
可以配置为片内振荡器。石晶振荡和陶瓷振荡均可采用。如采用外部
时钟源驱动器件,XTA2应不接。有余输入至内部时钟信号要通过
个二分频触发器,因此对外部时钟信号的脉宽无任何要求,但必须保
证脉冲的高低电平要求的宽度。
4.芯片擦除:
整个 PEROM阵列和三个锁定位的电擦除可通过正确的控制信号
组合,并保持ALE管脚处于低电平10ms来完成。在芯片擦操作中,
代码阵列全被写“1”且在任何非空存储字节被重复编程以前,该操
作必须被执行。
此外,AT89C51设有稳态逻辑,可以在低到零频率的条件下静态逻辑,
支持两种软件可选的掉电模式。在闲置模式下,CPU停止工作。但RAM,
定时器,计数器,串口和中断系统仍在工作。在掉电模式下,保存
RAM的内容并且冻结振荡器,禁止所用其他芯片功能,直到下一个硬
件复位为止。
(系统自动生成,下载前可以参看下载内容)
下载文件列表
相关说明
- 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
- 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度。
- 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
- 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
- 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
- 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.