文件名称:
一种基于CPLD的编码器抗干扰电路设计
开发工具:
文件大小: 257kb
下载次数: 0
上传时间: 2020-08-31
详细说明:在交流伺服系统中,准确可靠地获取编码器信号是整个闭环控制的关键;而编码器信号常受外界干扰,会产生误码脉冲,给伺服控制带来了偏差。在分析了增量式光电编码器的原理及误码产生原因、总结编码器信号处理方法后,设计了一种基于CPLD的具有编码器差分信号输入、误码滤除和鉴相功能的电路,提高了编码器信号检查的可靠性,并得到了很好的实际应用。
(系统自动生成,下载前可以参看下载内容)
下载文件列表
相关说明
- 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
- 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度。
- 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
- 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
- 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
- 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.