文件名称:
嵌入式系统/ARM技术中的eCAN总线模块的位时间(Bit-Timing)配置
开发工具:
文件大小: 70kb
下载次数: 0
上传时间: 2020-11-12
详细说明:CAN协议规范将位时间分成4个不同的时间段,如图所示。
SYNC_SEG 该段用来同步总线上的各节点,在该段内需要一个边沿。本段总是一个TIME QUANTUM(TQ)。
PROP_SEG 该段用来补偿网络内的物理延时。它是信号在总线上传播时间和的2倍,输入比较延时和输出驱动延时。该段在1~8 TIME QUANTA(TQ)之间可编程。
PHASE_SEG1该项用来补偿上升沿相位错误,在1~8 TIME QUANTA(TQ)之间可编程,并且可以被重新同步延长。
PHASE_SEG2该项用来补偿下降沿相位错误,2~8 TIME QUANTA(TQ)之间可编程,并且可以
(系统自动生成,下载前可以参看下载内容)
下载文件列表
相关说明
- 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
- 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度。
- 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
- 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
- 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
- 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.